0ae7c3bc87267c82b8042323741303b6eead6aad
[people/xl0/gpxe.git] / src / drivers / bus / pci.c
1 #include "etherboot.h"
2 #include "dev.h"
3 #include "pci.h"
4
5 #undef DBG
6 #ifdef DEBUG_PCI
7 #define DBG(...) printf ( __VA_ARGS__ )
8 #else
9 #define DBG(...)
10 #endif
11
12 /*
13  * Fill in parameters (vendor & device ids, class, membase etc.) for a
14  * PCI device based on bus & devfn.
15  *
16  * Returns 1 if a device was found, 0 for no device present.
17  */
18 static int fill_pci_device ( struct pci_device *pci ) {
19         uint32_t l;
20         int reg;
21         
22         /* Check to see if there's anything physically present.
23          */
24         pci_read_config_dword ( pci, PCI_VENDOR_ID, &l );
25         /* some broken boards return 0 if a slot is empty: */
26         if ( ( l == 0xffffffff ) || ( l == 0x00000000 ) ) {
27                 return 0;
28         }
29         pci->vendor = l & 0xffff;
30         pci->dev_id = ( l >> 16 ) & 0xffff;
31         
32         /* Check that we're not a duplicate function on a
33          * non-multifunction device.
34          */
35         if ( PCI_FUNC ( pci->busdevfn ) != 0 ) {
36                 uint16_t save_busdevfn = pci->busdevfn;
37                 uint8_t header_type;
38
39                 pci->busdevfn &= ~PCI_FUNC ( 0xffff );
40                 pci_read_config_byte ( pci, PCI_HEADER_TYPE, &header_type );
41                 pci->busdevfn = save_busdevfn;
42
43                 if ( ! ( header_type & 0x80 ) ) {
44                         return 0;
45                 }
46         }
47         
48         /* Get device class */
49         pci_read_config_word ( pci, PCI_SUBCLASS_CODE, &pci->class );
50
51         /* Get revision */
52         pci_read_config_byte ( pci, PCI_REVISION, &pci->revision );
53
54         /* Get the "membase" */
55         pci_read_config_dword ( pci, PCI_BASE_ADDRESS_1, &pci->membase );
56                                 
57         /* Get the "ioaddr" */
58         pci->ioaddr = 0;
59         for ( reg = PCI_BASE_ADDRESS_0; reg <= PCI_BASE_ADDRESS_5; reg += 4 ) {
60                 pci_read_config_dword ( pci, reg, &pci->ioaddr );
61                 if ( pci->ioaddr & PCI_BASE_ADDRESS_SPACE_IO ) {
62                         pci->ioaddr &= PCI_BASE_ADDRESS_IO_MASK;
63                         if ( pci->ioaddr ) {
64                                 break;
65                         }
66                 }
67                 pci->ioaddr = 0;
68         }
69
70         /* Get the irq */
71         pci_read_config_byte ( pci, PCI_INTERRUPT_PIN, &pci->irq );
72         if ( pci->irq ) {
73                 pci_read_config_byte ( pci, PCI_INTERRUPT_LINE, &pci->irq );
74         }
75
76         DBG ( "%hhx:%hhx.%d Class %hx: %hx:%hx (rev %hhx)\n",
77               PCI_BUS ( pci->busdevfn ), PCI_DEV ( pci->busdevfn ),
78               PCI_FUNC ( pci->busdevfn ), pci->class, pci->vendor, pci->dev_id,
79               pci->revision );
80
81         return 1;
82 }
83
84 /*
85  * Set device to be a busmaster in case BIOS neglected to do so.  Also
86  * adjust PCI latency timer to a reasonable value, 32.
87  */
88 void adjust_pci_device ( struct pci_device *pci ) {
89         unsigned short  new_command, pci_command;
90         unsigned char   pci_latency;
91
92         pci_read_config_word ( pci, PCI_COMMAND, &pci_command );
93         new_command = pci_command | PCI_COMMAND_MASTER | PCI_COMMAND_IO;
94         if ( pci_command != new_command ) {
95                 DBG ( "%hhx:%hhx.%d : PCI BIOS has not enabled this device! "
96                       "Updating PCI command %hX->%hX\n",
97                       PCI_BUS ( pci->busdevfn ), PCI_DEV ( pci->busdevfn ),
98                       PCI_FUNC ( pci->busdevfn ), pci_command, new_command );
99                 pci_write_config_word ( pci, PCI_COMMAND, new_command );
100         }
101         pci_read_config_byte ( pci, PCI_LATENCY_TIMER, &pci_latency);
102         if ( pci_latency < 32 ) {
103                 DBG ( "%hhx:%hhx.%d : PCI latency timer (CFLT) "
104                       "is unreasonably low at %d. Setting to 32 clocks.\n",
105                       PCI_BUS ( pci->busdevfn ), PCI_DEV ( pci->busdevfn ),
106                       PCI_FUNC ( pci->busdevfn ), pci_latency );
107                 pci_write_config_byte ( pci, PCI_LATENCY_TIMER, 32);
108         }
109 }
110
111 /*
112  * Obtain a struct pci * from a struct dev *
113  *
114  * If dev has not previously been used for a PCI device scan, blank
115  * out dev.pci
116  */
117 struct pci_device * pci_device ( struct dev *dev ) {
118         struct pci_device *pci = &dev->pci;
119
120         if ( dev->devid.bus_type != PCI_BUS_TYPE ) {
121                 memset ( pci, 0, sizeof ( *pci ) );
122         }
123         pci->dev = dev;
124         return pci;
125 }
126
127 /*
128  * Find a PCI device matching the specified driver
129  *
130  */
131 int find_pci_device ( struct pci_device *pci,
132                       struct pci_driver *driver ) {
133         int i;
134
135         /* Iterate through all possible PCI bus:dev.fn combinations,
136          * starting where we left off.
137          */
138         for ( ; pci->busdevfn <= 0xffff ; pci->busdevfn++ ) {
139                 /* If we've already used this device, skip it */
140                 if ( pci->already_tried ) {
141                         pci->already_tried = 0;
142                         continue;
143                 }
144                 
145                 /* Fill in device parameters, if device present */
146                 if ( ! fill_pci_device ( pci ) ) {
147                         continue;
148                 }
149                 
150                 /* Fix up PCI device */
151                 adjust_pci_device ( pci );
152                 
153                 /* Fill in dev structure, if present */
154                 if ( pci->dev ) {
155                         pci->dev->name = driver->name;
156                         pci->dev->devid.vendor_id = pci->vendor;
157                         pci->dev->devid.device_id = pci->dev_id;
158                 }
159
160                 /* If driver has a class, and class matches, use it */
161                 if ( driver->class && 
162                      ( driver->class == pci->class ) ) {
163                         DBG ( "Driver %s matches class %hx\n",
164                               driver->name, driver->class );
165                         pci->already_tried = 1;
166                         return 1;
167                 }
168                 
169                 /* If any of driver's IDs match, use it */
170                 for ( i = 0 ; i < driver->id_count; i++ ) {
171                         struct pci_id *id = &driver->ids[i];
172                         
173                         if ( ( pci->vendor == id->vendor ) &&
174                              ( pci->dev_id == id->dev_id ) ) {
175                                 DBG ( "Device %s (driver %s) matches "
176                                       "ID %hx:%hx\n", id->name, driver->name,
177                                       id->vendor, id->dev_id );
178                                 if ( pci->dev )
179                                         pci->dev->name = id->name;
180                                 pci->already_tried = 1;
181                                 return 1;
182                         }
183                 }
184
185                 DBG ( "No match in driver %s\n", driver->name );
186         }
187
188         /* No device found */
189         return 0;
190 }
191
192 /*
193  * Find the start of a pci resource.
194  */
195 unsigned long pci_bar_start ( struct pci_device *pci, unsigned int index ) {
196         uint32_t lo, hi;
197         unsigned long bar;
198
199         pci_read_config_dword ( pci, index, &lo );
200         if ( lo & PCI_BASE_ADDRESS_SPACE_IO ) {
201                 bar = lo & PCI_BASE_ADDRESS_IO_MASK;
202         } else {
203                 bar = 0;
204                 if ( ( lo & PCI_BASE_ADDRESS_MEM_TYPE_MASK ) ==
205                      PCI_BASE_ADDRESS_MEM_TYPE_64) {
206                         pci_read_config_dword ( pci, index + 4, &hi );
207                         if ( hi ) {
208 #if ULONG_MAX > 0xffffffff
209                                         bar = hi;
210                                         bar <<= 32;
211 #else
212                                         printf ( "Unhandled 64bit BAR\n" );
213                                         return -1UL;
214 #endif
215                         }
216                 }
217                 bar |= lo & PCI_BASE_ADDRESS_MEM_MASK;
218         }
219         return bar + pci_bus_base ( pci );
220 }
221
222 /*
223  * Find the size of a pci resource.
224  */
225 unsigned long pci_bar_size ( struct pci_device *pci, unsigned int bar ) {
226         uint32_t start, size;
227
228         /* Save the original bar */
229         pci_read_config_dword ( pci, bar, &start );
230         /* Compute which bits can be set */
231         pci_write_config_dword ( pci, bar, ~0 );
232         pci_read_config_dword ( pci, bar, &size );
233         /* Restore the original size */
234         pci_write_config_dword ( pci, bar, start );
235         /* Find the significant bits */
236         if ( start & PCI_BASE_ADDRESS_SPACE_IO ) {
237                 size &= PCI_BASE_ADDRESS_IO_MASK;
238         } else {
239                 size &= PCI_BASE_ADDRESS_MEM_MASK;
240         }
241         /* Find the lowest bit set */
242         size = size & ~( size - 1 );
243         return size;
244 }
245
246 /**
247  * pci_find_capability - query for devices' capabilities 
248  * @pci: PCI device to query
249  * @cap: capability code
250  *
251  * Tell if a device supports a given PCI capability.
252  * Returns the address of the requested capability structure within the
253  * device's PCI configuration space or 0 in case the device does not
254  * support it.  Possible values for @cap:
255  *
256  *  %PCI_CAP_ID_PM           Power Management 
257  *
258  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port 
259  *
260  *  %PCI_CAP_ID_VPD          Vital Product Data 
261  *
262  *  %PCI_CAP_ID_SLOTID       Slot Identification 
263  *
264  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
265  *
266  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap 
267  */
268 int pci_find_capability ( struct pci_device *pci, int cap ) {
269         uint16_t status;
270         uint8_t pos, id;
271         uint8_t hdr_type;
272         int ttl = 48;
273
274         pci_read_config_word ( pci, PCI_STATUS, &status );
275         if ( ! ( status & PCI_STATUS_CAP_LIST ) )
276                 return 0;
277
278         pci_read_config_byte ( pci, PCI_HEADER_TYPE, &hdr_type );
279         switch ( hdr_type & 0x7F ) {
280         case PCI_HEADER_TYPE_NORMAL:
281         case PCI_HEADER_TYPE_BRIDGE:
282         default:
283                 pci_read_config_byte ( pci, PCI_CAPABILITY_LIST, &pos );
284                 break;
285         case PCI_HEADER_TYPE_CARDBUS:
286                 pci_read_config_byte ( pci, PCI_CB_CAPABILITY_LIST, &pos );
287                 break;
288         }
289         while ( ttl-- && pos >= 0x40 ) {
290                 pos &= ~3;
291                 pci_read_config_byte ( pci, pos + PCI_CAP_LIST_ID, &id );
292                 DBG ( "Capability: %d\n", id );
293                 if ( id == 0xff )
294                         break;
295                 if ( id == cap )
296                         return pos;
297                 pci_read_config_byte ( pci, pos + PCI_CAP_LIST_NEXT, &pos );
298         }
299         return 0;
300 }