Read number of PCI buses returned by BIOS so that we can scan more
[people/lynusvaz/gpxe.git] / src / drivers / bus / pci.c
1 #include "etherboot.h"
2 #include "pci.h"
3
4 /*
5  * Ensure that there is sufficient space in the shared dev_bus
6  * structure for a struct pci_device.
7  *
8  */
9 DEV_BUS( struct pci_device, pci_dev );
10 static char pci_magic[0]; /* guaranteed unique symbol */
11
12 /*
13  * pci_io.c may know how many buses we have, in which case it can
14  * overwrite this value.
15  *
16  */
17 unsigned int pci_max_bus = 0xff;
18
19 /*
20  * Fill in parameters (vendor & device ids, class, membase etc.) for a
21  * PCI device based on bus & devfn.
22  *
23  * Returns 1 if a device was found, 0 for no device present.
24  */
25 static int fill_pci_device ( struct pci_device *pci ) {
26         uint32_t l;
27         int reg;
28
29         /* Check bus is within range */
30         if ( PCI_BUS ( pci->busdevfn ) > pci_max_bus )
31                 return 0;
32         
33         /* Check to see if there's anything physically present.
34          */
35         pci_read_config_dword ( pci, PCI_VENDOR_ID, &l );
36         /* some broken boards return 0 if a slot is empty: */
37         if ( ( l == 0xffffffff ) || ( l == 0x00000000 ) ) {
38                 return 0;
39         }
40         pci->vendor = l & 0xffff;
41         pci->dev_id = ( l >> 16 ) & 0xffff;
42         
43         /* Check that we're not a duplicate function on a
44          * non-multifunction device.
45          */
46         if ( PCI_FUNC ( pci->busdevfn ) != 0 ) {
47                 uint16_t save_busdevfn = pci->busdevfn;
48                 uint8_t header_type;
49
50                 pci->busdevfn &= ~PCI_FUNC ( 0xffff );
51                 pci_read_config_byte ( pci, PCI_HEADER_TYPE, &header_type );
52                 pci->busdevfn = save_busdevfn;
53
54                 if ( ! ( header_type & 0x80 ) ) {
55                         return 0;
56                 }
57         }
58         
59         /* Get device class */
60         pci_read_config_word ( pci, PCI_SUBCLASS_CODE, &pci->class );
61
62         /* Get revision */
63         pci_read_config_byte ( pci, PCI_REVISION, &pci->revision );
64
65         /* Get the "membase" */
66         pci_read_config_dword ( pci, PCI_BASE_ADDRESS_1, &pci->membase );
67                                 
68         /* Get the "ioaddr" */
69         pci->ioaddr = 0;
70         for ( reg = PCI_BASE_ADDRESS_0; reg <= PCI_BASE_ADDRESS_5; reg += 4 ) {
71                 pci_read_config_dword ( pci, reg, &pci->ioaddr );
72                 if ( pci->ioaddr & PCI_BASE_ADDRESS_SPACE_IO ) {
73                         pci->ioaddr &= PCI_BASE_ADDRESS_IO_MASK;
74                         if ( pci->ioaddr ) {
75                                 break;
76                         }
77                 }
78                 pci->ioaddr = 0;
79         }
80
81         /* Get the irq */
82         pci_read_config_byte ( pci, PCI_INTERRUPT_PIN, &pci->irq );
83         if ( pci->irq ) {
84                 pci_read_config_byte ( pci, PCI_INTERRUPT_LINE, &pci->irq );
85         }
86
87         DBG ( "PCI found device %hhx:%hhx.%d Class %hx: %hx:%hx (rev %hhx)\n",
88               PCI_BUS ( pci->busdevfn ), PCI_DEV ( pci->busdevfn ),
89               PCI_FUNC ( pci->busdevfn ), pci->class, pci->vendor, pci->dev_id,
90               pci->revision );
91
92         return 1;
93 }
94
95 /*
96  * Set device to be a busmaster in case BIOS neglected to do so.  Also
97  * adjust PCI latency timer to a reasonable value, 32.
98  */
99 void adjust_pci_device ( struct pci_device *pci ) {
100         unsigned short  new_command, pci_command;
101         unsigned char   pci_latency;
102
103         pci_read_config_word ( pci, PCI_COMMAND, &pci_command );
104         new_command = pci_command | PCI_COMMAND_MASTER | PCI_COMMAND_IO;
105         if ( pci_command != new_command ) {
106                 DBG ( "PCI BIOS has not enabled device %hhx:%hhx.%d! "
107                       "Updating PCI command %hX->%hX\n",
108                       PCI_BUS ( pci->busdevfn ), PCI_DEV ( pci->busdevfn ),
109                       PCI_FUNC ( pci->busdevfn ), pci_command, new_command );
110                 pci_write_config_word ( pci, PCI_COMMAND, new_command );
111         }
112         pci_read_config_byte ( pci, PCI_LATENCY_TIMER, &pci_latency);
113         if ( pci_latency < 32 ) {
114                 DBG ( "PCI device %hhx:%hhx.%d latency timer is "
115                       "unreasonably low at %d. Setting to 32.\n",
116                       PCI_BUS ( pci->busdevfn ), PCI_DEV ( pci->busdevfn ),
117                       PCI_FUNC ( pci->busdevfn ), pci_latency );
118                 pci_write_config_byte ( pci, PCI_LATENCY_TIMER, 32);
119         }
120 }
121
122 /*
123  * Set PCI device to use.
124  *
125  * This routine can be called by e.g. the ROM prefix to specify that
126  * the first device to be tried should be the device on which the ROM
127  * was physically located.
128  *
129  */
130 void set_pci_device ( uint16_t busdevfn ) {
131         pci_dev.magic = pci_magic;
132         pci_dev.busdevfn = busdevfn;
133         pci_dev.already_tried = 0;
134 }
135
136 /*
137  * Find a PCI device matching the specified driver
138  *
139  */
140 int find_pci_device ( struct pci_device *pci,
141                       struct pci_driver *driver ) {
142         int i;
143
144         /* Initialise struct pci if it's the first time it's been used. */
145         if ( pci->magic != pci_magic ) {
146                 memset ( pci, 0, sizeof ( *pci ) );
147                 pci->magic = pci_magic;
148         }
149
150         /* Iterate through all possible PCI bus:dev.fn combinations,
151          * starting where we left off.
152          */
153         DBG ( "PCI searching for device matching driver %s\n", driver->name );
154         do {
155                 /* If we've already used this device, skip it */
156                 if ( pci->already_tried ) {
157                         pci->already_tried = 0;
158                         continue;
159                 }
160                 
161                 /* Fill in device parameters, if device present */
162                 if ( ! fill_pci_device ( pci ) ) {
163                         continue;
164                 }
165                 
166                 /* Fix up PCI device */
167                 adjust_pci_device ( pci );
168                 
169                 /* If driver has a class, and class matches, use it */
170                 if ( driver->class && 
171                      ( driver->class == pci->class ) ) {
172                         DBG ( "PCI found class %hx matching driver %s\n",
173                               driver->class, driver->name );
174                         pci->name = driver->name;
175                         pci->already_tried = 1;
176                         return 1;
177                 }
178                 
179                 /* If any of driver's IDs match, use it */
180                 for ( i = 0 ; i < driver->id_count; i++ ) {
181                         struct pci_id *id = &driver->ids[i];
182                         
183                         if ( ( pci->vendor == id->vendor ) &&
184                              ( pci->dev_id == id->dev_id ) ) {
185                                 DBG ( "PCI found ID %hx:%hx (device %s) "
186                                       "matching driver %s\n", id->vendor,
187                                       id->dev_id, id->name, driver->name );
188                                 pci->name = id->name;
189                                 pci->already_tried = 1;
190                                 return 1;
191                         }
192                 }
193         } while ( ++pci->busdevfn );
194
195         /* No device found */
196         DBG ( "PCI found no device matching driver %s\n", driver->name );
197         return 0;
198 }
199
200 /*
201  * Find the next PCI device that can be used to boot using the
202  * specified driver.
203  *
204  */
205 int find_pci_boot_device ( struct dev *dev, struct pci_driver *driver ) {
206         struct pci_device *pci = ( struct pci_device * )dev->bus;
207
208         if ( ! find_pci_device ( pci, driver ) )
209                 return 0;
210
211         dev->name = pci->name;
212         dev->devid.bus_type = PCI_BUS_TYPE;
213         dev->devid.vendor_id = pci->vendor;
214         dev->devid.device_id = pci->dev_id;
215
216         return 1;
217 }
218
219 /*
220  * Find the start of a pci resource.
221  */
222 unsigned long pci_bar_start ( struct pci_device *pci, unsigned int index ) {
223         uint32_t lo, hi;
224         unsigned long bar;
225
226         pci_read_config_dword ( pci, index, &lo );
227         if ( lo & PCI_BASE_ADDRESS_SPACE_IO ) {
228                 bar = lo & PCI_BASE_ADDRESS_IO_MASK;
229         } else {
230                 bar = 0;
231                 if ( ( lo & PCI_BASE_ADDRESS_MEM_TYPE_MASK ) ==
232                      PCI_BASE_ADDRESS_MEM_TYPE_64) {
233                         pci_read_config_dword ( pci, index + 4, &hi );
234                         if ( hi ) {
235 #if ULONG_MAX > 0xffffffff
236                                         bar = hi;
237                                         bar <<= 32;
238 #else
239                                         printf ( "Unhandled 64bit BAR\n" );
240                                         return -1UL;
241 #endif
242                         }
243                 }
244                 bar |= lo & PCI_BASE_ADDRESS_MEM_MASK;
245         }
246         return bar + pci_bus_base ( pci );
247 }
248
249 /*
250  * Find the size of a pci resource.
251  */
252 unsigned long pci_bar_size ( struct pci_device *pci, unsigned int bar ) {
253         uint32_t start, size;
254
255         /* Save the original bar */
256         pci_read_config_dword ( pci, bar, &start );
257         /* Compute which bits can be set */
258         pci_write_config_dword ( pci, bar, ~0 );
259         pci_read_config_dword ( pci, bar, &size );
260         /* Restore the original size */
261         pci_write_config_dword ( pci, bar, start );
262         /* Find the significant bits */
263         if ( start & PCI_BASE_ADDRESS_SPACE_IO ) {
264                 size &= PCI_BASE_ADDRESS_IO_MASK;
265         } else {
266                 size &= PCI_BASE_ADDRESS_MEM_MASK;
267         }
268         /* Find the lowest bit set */
269         size = size & ~( size - 1 );
270         return size;
271 }
272
273 /**
274  * pci_find_capability - query for devices' capabilities 
275  * @pci: PCI device to query
276  * @cap: capability code
277  *
278  * Tell if a device supports a given PCI capability.
279  * Returns the address of the requested capability structure within the
280  * device's PCI configuration space or 0 in case the device does not
281  * support it.  Possible values for @cap:
282  *
283  *  %PCI_CAP_ID_PM           Power Management 
284  *
285  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port 
286  *
287  *  %PCI_CAP_ID_VPD          Vital Product Data 
288  *
289  *  %PCI_CAP_ID_SLOTID       Slot Identification 
290  *
291  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
292  *
293  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap 
294  */
295 int pci_find_capability ( struct pci_device *pci, int cap ) {
296         uint16_t status;
297         uint8_t pos, id;
298         uint8_t hdr_type;
299         int ttl = 48;
300
301         pci_read_config_word ( pci, PCI_STATUS, &status );
302         if ( ! ( status & PCI_STATUS_CAP_LIST ) )
303                 return 0;
304
305         pci_read_config_byte ( pci, PCI_HEADER_TYPE, &hdr_type );
306         switch ( hdr_type & 0x7F ) {
307         case PCI_HEADER_TYPE_NORMAL:
308         case PCI_HEADER_TYPE_BRIDGE:
309         default:
310                 pci_read_config_byte ( pci, PCI_CAPABILITY_LIST, &pos );
311                 break;
312         case PCI_HEADER_TYPE_CARDBUS:
313                 pci_read_config_byte ( pci, PCI_CB_CAPABILITY_LIST, &pos );
314                 break;
315         }
316         while ( ttl-- && pos >= 0x40 ) {
317                 pos &= ~3;
318                 pci_read_config_byte ( pci, pos + PCI_CAP_LIST_ID, &id );
319                 DBG ( "Capability: %d\n", id );
320                 if ( id == 0xff )
321                         break;
322                 if ( id == cap )
323                         return pos;
324                 pci_read_config_byte ( pci, pos + PCI_CAP_LIST_NEXT, &pos );
325         }
326         return 0;
327 }