[MTHCA]bug fixes:
[mirror/winof/.git] / hw / mthca / kernel / mthca_dev.h
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Sun Microsystems, Inc. All rights reserved.
4  * Copyright (c) 2005 Cisco Systems.  All rights reserved.
5  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
6  * Copyright (c) 2004 Voltaire, Inc. All rights reserved.
7  * Copyright (c) 2006 SilverStorm Technologies, Inc.  All rights reserved.
8  *
9  * This software is available to you under a choice of one of two
10  * licenses.  You may choose to be licensed under the terms of the GNU
11  * General Public License (GPL) Version 2, available from the file
12  * COPYING in the main directory of this source tree, or the
13  * OpenIB.org BSD license below:
14  *
15  *     Redistribution and use in source and binary forms, with or
16  *     without modification, are permitted provided that the following
17  *     conditions are met:
18  *
19  *      - Redistributions of source code must retain the above
20  *        copyright notice, this list of conditions and the following
21  *        disclaimer.
22  *
23  *      - Redistributions in binary form must reproduce the above
24  *        copyright notice, this list of conditions and the following
25  *        disclaimer in the documentation and/or other materials
26  *        provided with the distribution.
27  *
28  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
29  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
30  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
31  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
32  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
33  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
34  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
35  * SOFTWARE.
36  *
37  * $Id$
38  */
39
40 #ifndef MTHCA_DEV_H
41 #define MTHCA_DEV_H
42
43 #include "hca_driver.h"
44 #include "mthca_log.h"
45 #include "mthca_provider.h"
46 #include "mthca_doorbell.h"
47
48 // must be synchronized with MTHCA.INF
49 #define DRV_NAME        "mthca"
50 #define PFX             DRV_NAME ": "
51 #define DRV_VERSION     "1.0.0000.566"
52 #define DRV_RELDATE     "12/21/2006"
53
54 #define HZ              1000000 /* 1 sec in usecs */
55
56 enum {
57         MTHCA_FLAG_DDR_HIDDEN = 1 << 1,
58         MTHCA_FLAG_SRQ        = 1 << 2,
59         MTHCA_FLAG_MSI        = 1 << 3,
60         MTHCA_FLAG_MSI_X      = 1 << 4,
61         MTHCA_FLAG_NO_LAM     = 1 << 5,
62         MTHCA_FLAG_FMR        = 1 << 6,
63         MTHCA_FLAG_MEMFREE    = 1 << 7,
64         MTHCA_FLAG_PCIE           = 1 << 8,
65         MTHCA_FLAG_SINAI_OPT  = 1 << 9,
66         MTHCA_FLAG_LIVEFISH   = 1 << 10
67 };
68
69 enum {
70         MTHCA_MAX_PORTS = 2
71 };
72
73 enum {
74         MTHCA_BOARD_ID_LEN = 64
75 };
76
77 enum {
78         MTHCA_EQ_CONTEXT_SIZE =  0x40,
79         MTHCA_CQ_CONTEXT_SIZE =  0x40,
80         MTHCA_QP_CONTEXT_SIZE = 0x200,
81         MTHCA_RDB_ENTRY_SIZE  =  0x20,
82         MTHCA_AV_SIZE         =  0x20,
83         MTHCA_MGM_ENTRY_SIZE  =  0x40,
84
85         /* Arbel FW gives us these, but we need them for Tavor */
86         MTHCA_MPT_ENTRY_SIZE  =  0x40,
87         MTHCA_MTT_SEG_SIZE    =  0x40,
88
89         MTHCA_QP_PER_MGM      = 4 * (MTHCA_MGM_ENTRY_SIZE / 16 - 2)
90 };
91
92 enum {
93         MTHCA_EQ_CMD,
94         MTHCA_EQ_ASYNC,
95         MTHCA_EQ_COMP,
96         MTHCA_NUM_EQ
97 };
98
99 enum {
100         MTHCA_BYTES_PER_ATOMIC_COMPL = 8
101 };
102
103 enum mthca_wr_opcode{
104         MTHCA_OPCODE_NOP            = 0x00,
105         MTHCA_OPCODE_RDMA_WRITE     = 0x08,
106         MTHCA_OPCODE_RDMA_WRITE_IMM = 0x09,
107         MTHCA_OPCODE_SEND           = 0x0a,
108         MTHCA_OPCODE_SEND_IMM       = 0x0b,
109         MTHCA_OPCODE_RDMA_READ      = 0x10,
110         MTHCA_OPCODE_ATOMIC_CS      = 0x11,
111         MTHCA_OPCODE_ATOMIC_FA      = 0x12,
112         MTHCA_OPCODE_BIND_MW        = 0x18,
113         MTHCA_OPCODE_INVALID        = 0xff
114 };
115
116 struct mthca_cmd {
117         struct pci_pool          *pool;
118         int                       use_events;
119         KMUTEX            hcr_mutex;
120         KSEMAPHORE              poll_sem;
121         KSEMAPHORE        event_sem;
122         int                       max_cmds;
123         spinlock_t                context_lock;
124         int                       free_head;
125         struct mthca_cmd_context *context;
126         u16                       token_mask;
127 };
128
129 struct mthca_limits {
130         int      num_ports;
131         int      vl_cap;
132         int      mtu_cap;
133         int      gid_table_len;
134         int      pkey_table_len;
135         int      local_ca_ack_delay;
136         int      num_uars;
137         int      max_sg;
138         int      num_qps;
139         int      max_wqes;
140         int      max_desc_sz;
141         int      max_qp_init_rdma;
142         int      reserved_qps;
143         int      num_srqs;
144         int      max_srq_wqes;
145         int      max_srq_sge;
146         int      reserved_srqs;
147         int      num_eecs;
148         int      reserved_eecs;
149         int      num_cqs;
150         int      max_cqes;
151         int      reserved_cqs;
152         int      num_eqs;
153         int      reserved_eqs;
154         int      num_mpts;
155         int      num_mtt_segs;
156         int      fmr_reserved_mtts;
157         int      reserved_mtts;
158         int      reserved_mrws;
159         int      reserved_uars;
160         int      num_mgms;
161         int      num_amgms;
162         int      reserved_mcgs;
163         int      num_pds;
164         int      reserved_pds;
165         u32     page_size_cap;
166         u32      flags;
167         u8      port_width_cap;
168 };
169
170 struct mthca_alloc {
171         u32            last;
172         u32            top;
173         u32            max;
174         u32            mask;
175         spinlock_t     lock;
176         unsigned long *table;
177 };
178
179 struct mthca_array {
180         struct {
181                 void    **page;
182                 int       used;
183         } *page_list;
184 };
185
186 struct mthca_uar_table {
187         struct mthca_alloc alloc;
188         u64                uarc_base;
189         int                uarc_size;
190 };
191
192 struct mthca_pd_table {
193         struct mthca_alloc alloc;
194 };
195
196 struct mthca_buddy {
197         unsigned long **bits;
198         int             max_order;
199         spinlock_t      lock;
200 };
201
202 struct mthca_mr_table {
203         struct mthca_alloc      mpt_alloc;
204         struct mthca_buddy      mtt_buddy;
205         struct mthca_buddy     *fmr_mtt_buddy;
206         u64                     mtt_base;
207         u64                     mpt_base;
208         struct mthca_icm_table *mtt_table;
209         struct mthca_icm_table *mpt_table;
210         struct {
211                 void __iomem   *mpt_base;
212                 SIZE_T mpt_base_size;
213                 void __iomem   *mtt_base;
214                 SIZE_T mtt_base_size;
215                 struct mthca_buddy mtt_buddy;
216         } tavor_fmr;
217 };
218
219 struct mthca_eq_table {
220         struct mthca_alloc alloc;
221         void __iomem      *clr_int;
222         u32                clr_mask;
223         u32                arm_mask;
224         struct mthca_eq    eq[MTHCA_NUM_EQ];
225         u64                icm_virt;
226         struct scatterlist sg;
227         int                have_irq;
228         u8                 inta_pin;
229         KLOCK_QUEUE_HANDLE  lockh;
230 };
231
232 struct mthca_cq_table {
233         struct mthca_alloc      alloc;
234         spinlock_t              lock;
235         struct mthca_array      cq;
236         struct mthca_icm_table *table;
237 };
238
239 struct mthca_srq_table {
240         struct mthca_alloc      alloc;
241         spinlock_t              lock;
242         struct mthca_array      srq;
243         struct mthca_icm_table *table;
244 };
245
246 struct mthca_qp_table {
247         struct mthca_alloc      alloc;
248         u32                     rdb_base;
249         int                     rdb_shift;
250         int                     sqp_start;
251         spinlock_t              lock;
252         struct mthca_array      qp;
253         struct mthca_icm_table *qp_table;
254         struct mthca_icm_table *eqp_table;
255         struct mthca_icm_table *rdb_table;
256 };
257
258 struct mthca_av_table {
259         struct pci_pool   *pool;
260         int                num_ddr_avs;
261         u64                ddr_av_base;
262         void __iomem      *av_map;
263         SIZE_T  av_map_size;
264         struct mthca_alloc alloc;
265 };
266
267 struct mthca_mcg_table {
268         KMUTEX          mutex;
269         struct mthca_alloc      alloc;
270         struct mthca_icm_table *table;
271 };
272
273 struct mthca_catas_err {
274         u64                     addr;
275         u32 __iomem            *map;
276         SIZE_T          map_size;
277         unsigned long           stop;
278         u32                     size;
279         KTIMER  timer;
280         KDPC  timer_dpc;
281         LARGE_INTEGER  interval;
282 };
283
284 struct mthca_dev {
285         struct ib_device  ib_dev;
286         hca_dev_ext_t *ext;
287         uplink_info_t uplink_info;
288         volatile long    dpc_lock;
289
290         int              hca_type;
291         unsigned long    mthca_flags;
292         unsigned long    device_cap_flags;
293
294         u32              rev_id;
295         char             board_id[MTHCA_BOARD_ID_LEN];
296
297         /* firmware info */
298         u64              fw_ver;
299         union {
300                 struct {
301                         u64 fw_start;
302                         u64 fw_end;
303                 }        tavor;
304                 struct {
305                         u64 clr_int_base;
306                         u64 eq_arm_base;
307                         u64 eq_set_ci_base;
308                         struct mthca_icm *fw_icm;
309                         struct mthca_icm *aux_icm;
310                         u16 fw_pages;
311                 }        arbel;
312         }                fw;
313
314         u64              ddr_start;
315         u64              ddr_end;
316
317         MTHCA_DECLARE_DOORBELL_LOCK(doorbell_lock)
318         KMUTEX cap_mask_mutex;
319
320         u8 __iomem    *hcr;
321         SIZE_T          hcr_size;
322         u8 __iomem    *kar;
323         SIZE_T          kar_size;
324         u8 __iomem    *clr_base;
325         SIZE_T          clr_base_size;
326         union {
327                 struct {
328                         void __iomem *ecr_base;
329                         SIZE_T ecr_base_size;
330                 } tavor;
331                 struct {
332                         void __iomem *eq_arm;
333                         SIZE_T eq_arm_size;
334                         void __iomem *eq_set_ci_base;
335                         SIZE_T eq_set_ci_base_size;
336                 } arbel;
337         } eq_regs;
338
339         struct mthca_cmd    cmd;
340         struct mthca_limits limits;
341
342         struct mthca_uar_table uar_table;
343         struct mthca_pd_table  pd_table;
344         struct mthca_mr_table  mr_table;
345         struct mthca_eq_table  eq_table;
346         struct mthca_cq_table  cq_table;
347         struct mthca_srq_table srq_table;
348         struct mthca_qp_table  qp_table;
349         struct mthca_av_table  av_table;
350         struct mthca_mcg_table mcg_table;
351         struct mthca_catas_err catas_err;
352         struct mthca_uar       driver_uar;
353         struct mthca_db_table *db_tab;
354         struct mthca_pd        driver_pd;
355         struct mthca_mr        driver_mr;
356
357         struct ib_mad_agent  *send_agent[MTHCA_MAX_PORTS][2];
358         struct ib_ah         *sm_ah[MTHCA_MAX_PORTS];
359         spinlock_t            sm_lock;
360         u32     state;
361 };
362
363 // mthca_dev states
364 enum {
365         MTHCA_DEV_UNINITIALIZED,
366         MTHCA_DEV_INITIALIZED,
367         MTHCA_DEV_FAILED
368 };      
369
370 enum {
371         MTHCA_CQ_ENTRY_SIZE = 0x20
372 };
373
374                 
375
376 #define MTHCA_GET(dest, source, offset)                               \
377         {                                                          \
378                 void *__p = (char *) (source) + (offset);             \
379                 void *__q = &(dest);            \
380                 switch (sizeof (dest)) {                              \
381                         case 1: *(u8 *)__q = *(u8 *) __p;       break;    \
382                         case 2: *(u16 *)__q = (u16)cl_ntoh16(*(u16 *)__p); break;    \
383                         case 4: *(u32 *)__q = (u32)cl_ntoh32(*(u32 *)__p); break;    \
384                         case 8: *(u64 *)__q = (u64)cl_ntoh64(*(u64 *)__p); break;    \
385                         default: ASSERT(0);          \
386                 }                                                     \
387         } 
388
389
390 #define MTHCA_PUT(dest, source, offset)                               \
391         {                                                          \
392                 void *__d = ((char *) (dest) + (offset));             \
393                 switch (sizeof(source)) {                             \
394                 case 1: *(u8 *) __d = (u8)(source);                break; \
395                 case 2: *(__be16 *) __d = cl_hton16((u16)source); break; \
396                 case 4: *(__be32 *) __d = cl_hton32((u32)source); break; \
397                 case 8: *(__be64 *) __d = cl_hton64((u64)source); break; \
398                 default: ASSERT(0);          \
399                 }                                                     \
400         } 
401
402 NTSTATUS mthca_reset(struct mthca_dev *mdev);
403
404 u32 mthca_alloc(struct mthca_alloc *alloc);
405 void mthca_free(struct mthca_alloc *alloc, u32 obj);
406 int mthca_alloc_init(struct mthca_alloc *alloc, u32 num, u32 mask,
407                      u32 reserved);
408 void mthca_alloc_cleanup(struct mthca_alloc *alloc);
409 void *mthca_array_get(struct mthca_array *array, int index);
410 int mthca_array_set(struct mthca_array *array, int index, void *value);
411 void mthca_array_clear(struct mthca_array *array, int index);
412 int mthca_array_init(struct mthca_array *array, int nent);
413 void mthca_array_cleanup(struct mthca_array *array, int nent);
414 int mthca_buf_alloc(struct mthca_dev *dev, int size, int max_direct,
415                     union mthca_buf *buf, int *is_direct, struct mthca_pd *pd,
416                     int hca_write, struct mthca_mr *mr);
417 void mthca_buf_free(struct mthca_dev *dev, int size, union mthca_buf *buf,
418                     int is_direct, struct mthca_mr *mr);
419
420 int mthca_init_uar_table(struct mthca_dev *dev);
421 int mthca_init_pd_table(struct mthca_dev *dev);
422 int mthca_init_mr_table(struct mthca_dev *dev);
423 int mthca_init_eq_table(struct mthca_dev *dev);
424 int mthca_init_cq_table(struct mthca_dev *dev);
425 int mthca_init_srq_table(struct mthca_dev *dev);
426 int mthca_init_qp_table(struct mthca_dev *dev);
427 int mthca_init_av_table(struct mthca_dev *dev);
428 int mthca_init_mcg_table(struct mthca_dev *dev);
429
430 void mthca_cleanup_uar_table(struct mthca_dev *dev);
431 void mthca_cleanup_pd_table(struct mthca_dev *dev);
432 void mthca_cleanup_mr_table(struct mthca_dev *dev);
433 void mthca_cleanup_eq_table(struct mthca_dev *dev);
434 void mthca_cleanup_cq_table(struct mthca_dev *dev);
435 void mthca_cleanup_srq_table(struct mthca_dev *dev);
436 void mthca_cleanup_qp_table(struct mthca_dev *dev);
437 void mthca_cleanup_av_table(struct mthca_dev *dev);
438 void mthca_cleanup_mcg_table(struct mthca_dev *dev);
439
440 int mthca_register_device(struct mthca_dev *dev);
441 void mthca_unregister_device(struct mthca_dev *dev);
442
443 void mthca_start_catas_poll(struct mthca_dev *dev);
444 void mthca_stop_catas_poll(struct mthca_dev *dev);
445
446 int mthca_uar_alloc(struct mthca_dev *dev, struct mthca_uar *uar);
447 void mthca_uar_free(struct mthca_dev *dev, struct mthca_uar *uar);
448
449 int mthca_pd_alloc(struct mthca_dev *dev, int privileged, struct mthca_pd *pd);
450 void mthca_pd_free(struct mthca_dev *dev, struct mthca_pd *pd);
451
452 struct mthca_mtt *mthca_alloc_mtt(struct mthca_dev *dev, int size);
453 void mthca_free_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt);
454 int mthca_write_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt,
455                     int start_index, u64 *buffer_list, int list_len);
456 int mthca_mr_alloc(struct mthca_dev *dev, u32 pd, int buffer_size_shift,
457                    u64 iova, u64 total_size, mthca_mpt_access_t access, struct mthca_mr *mr);
458 int mthca_mr_alloc_notrans(struct mthca_dev *dev, u32 pd,
459                            mthca_mpt_access_t access, struct mthca_mr *mr);
460 int mthca_mr_alloc_phys(struct mthca_dev *dev, u32 pd,
461                         u64 *buffer_list, int buffer_size_shift,
462                         int list_len, u64 iova, u64 total_size,
463                         mthca_mpt_access_t access, struct mthca_mr *mr);
464 void mthca_free_mr(struct mthca_dev *dev,  struct mthca_mr *mr);
465
466 int mthca_fmr_alloc(struct mthca_dev *dev, u32 pd,
467                     mthca_mpt_access_t access, struct mthca_fmr *fmr);
468 int mthca_tavor_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
469                              int list_len, u64 iova);
470 void mthca_tavor_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
471 int mthca_arbel_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
472                              int list_len, u64 iova);
473 void mthca_arbel_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
474 int mthca_free_fmr(struct mthca_dev *dev,  struct mthca_fmr *fmr);
475
476 int mthca_map_eq_icm(struct mthca_dev *dev, u64 icm_virt);
477 void mthca_unmap_eq_icm(struct mthca_dev *dev);
478
479 int mthca_poll_cq(struct ib_cq *ibcq, int num_entries,
480                   struct _ib_wc *entry);
481 int mthca_tavor_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
482 int mthca_arbel_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
483 int mthca_init_cq(struct mthca_dev *dev, int nent,
484                   struct mthca_ucontext *ctx, u32 pdn,
485                   struct mthca_cq *cq);
486 void mthca_free_cq(struct mthca_dev *dev,
487                    struct mthca_cq *cq);
488 void mthca_cq_completion(struct mthca_dev *dev, u32 cqn);
489 void mthca_cq_event(struct mthca_dev *dev, u32 cqn,
490         enum ib_event_type event_type);
491 void mthca_cq_clean(struct mthca_dev *dev, u32 cqn, u32 qpn,
492             struct mthca_srq *srq);
493
494 int mthca_alloc_srq(struct mthca_dev *dev, struct mthca_pd *pd,
495         ib_srq_attr_t *attr, struct mthca_srq *srq);
496 void mthca_free_srq(struct mthca_dev *dev, struct mthca_srq *srq);
497 int mthca_modify_srq(struct ib_srq *ibsrq, ib_srq_attr_t *attr,
498         ib_srq_attr_mask_t attr_mask);
499 void mthca_srq_event(struct mthca_dev *dev, u32 srqn,
500                      enum ib_event_type event_type, u8 vendor_code);
501 void mthca_free_srq_wqe(struct mthca_srq *srq, u32 wqe_addr);
502 int mthca_tavor_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
503                               struct _ib_recv_wr **bad_wr);
504 int mthca_arbel_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
505                               struct _ib_recv_wr **bad_wr);
506
507 void mthca_qp_event(struct mthca_dev *dev, u32 qpn,
508                     enum ib_event_type event_type, u8 vendor_code);
509 int mthca_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr, int attr_mask);
510 int mthca_tavor_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
511                           struct _ib_send_wr **bad_wr);
512 int mthca_tavor_post_receive(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
513                              struct _ib_recv_wr **bad_wr);
514 int mthca_arbel_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
515                           struct _ib_send_wr **bad_wr);
516 int mthca_arbel_post_receive(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
517                              struct _ib_recv_wr **bad_wr);
518 void mthca_free_err_wqe(struct mthca_dev *dev, struct mthca_qp *qp, int is_send,
519                        int index, int *dbd, __be32 *new_wqe);
520 int mthca_alloc_qp(struct mthca_dev *dev,
521                    struct mthca_pd *pd,
522                    struct mthca_cq *send_cq,
523                    struct mthca_cq *recv_cq,
524                    enum ib_qp_type_t type,
525                    enum ib_sig_type send_policy,
526                    struct ib_qp_cap *cap,
527                    struct mthca_qp *qp);
528 int mthca_alloc_sqp(struct mthca_dev *dev,
529                     struct mthca_pd *pd,
530                     struct mthca_cq *send_cq,
531                     struct mthca_cq *recv_cq,
532                     enum ib_sig_type send_policy,
533                     struct ib_qp_cap *cap,
534                     int qpn,
535                     int port,
536                     struct mthca_sqp *sqp);
537 void mthca_free_qp(struct mthca_dev *dev, struct mthca_qp *qp);
538 int mthca_create_ah(struct mthca_dev *dev,
539                     struct mthca_pd *pd,
540                     struct ib_ah_attr *ah_attr,
541                     struct mthca_ah *ah);
542 int mthca_destroy_ah(struct mthca_dev *dev, struct mthca_ah *ah);
543 int mthca_read_ah(struct mthca_dev *dev, struct mthca_ah *ah,
544                   struct ib_ud_header *header);
545
546 int mthca_multicast_attach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
547 int mthca_multicast_detach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
548
549 int mthca_process_mad(struct ib_device *ibdev,
550                       int mad_flags,
551                       u8 port_num,
552                       struct _ib_wc *in_wc,
553                       struct _ib_grh *in_grh,
554                       struct ib_mad *in_mad,
555                       struct ib_mad *out_mad);
556
557 static inline struct mthca_dev *to_mdev(struct ib_device *ibdev)
558 {
559         return container_of(ibdev, struct mthca_dev, ib_dev);
560 }
561
562 static inline int mthca_is_memfree(struct mthca_dev *dev)
563 {
564         return dev->mthca_flags & MTHCA_FLAG_MEMFREE;
565 }
566
567 VOID
568 WriteEventLogEntry(
569         PVOID   pi_pIoObject,
570         ULONG   pi_ErrorCode,
571         ULONG   pi_UniqueErrorCode,
572         ULONG   pi_FinalStatus,
573         ULONG   pi_nDataItems,
574         ...
575         );
576
577 VOID
578 WriteEventLogEntryStr(
579         PVOID   pi_pIoObject,
580         ULONG   pi_ErrorCode,
581         ULONG   pi_UniqueErrorCode,
582         ULONG   pi_FinalStatus,
583         PWCHAR pi_InsertionStr,
584         ULONG   pi_nDataItems,
585         ...
586         );
587
588
589 static inline int mthca_is_livefish(struct mthca_dev *mdev)
590 {
591         return mdev->mthca_flags & MTHCA_FLAG_LIVEFISH;
592 }
593
594 void mthca_get_av_params(       struct mthca_ah *ah_p, u8 *port_num, __be16 *dlid, u8 *sr, u8 *path_bits );
595
596 void mthca_set_av_params(       struct mthca_dev *dev, struct mthca_ah *ah_p, struct ib_ah_attr *ah_attr );
597
598 int ib_uverbs_init(void);
599 void ib_uverbs_cleanup(void);
600 int mthca_ah_grh_present(struct mthca_ah *ah);
601
602 int mthca_max_srq_sge(struct mthca_dev *dev);
603
604
605 #endif /* MTHCA_DEV_H */