[MLX4] added debug prints in case of errors. [mlnx: 4664]
[mirror/winof/.git] / hw / mlx4 / kernel / bus / net / mr.c
1 /*
2  * Copyright (c) 2004 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
4  * Copyright (c) 2006, 2007 Cisco Systems, Inc.  All rights reserved.
5  *
6  * This software is available to you under a choice of one of two
7  * licenses.  You may choose to be licensed under the terms of the GNU
8  * General Public License (GPL) Version 2, available from the file
9  * COPYING in the main directory of this source tree, or the
10  * OpenIB.org BSD license below:
11  *
12  *     Redistribution and use in source and binary forms, with or
13  *     without modification, are permitted provided that the following
14  *     conditions are met:
15  *
16  *      - Redistributions of source code must retain the above
17  *        copyright notice, this list of conditions and the following
18  *        disclaimer.
19  *
20  *      - Redistributions in binary form must reproduce the above
21  *        copyright notice, this list of conditions and the following
22  *        disclaimer in the documentation and/or other materials
23  *        provided with the distribution.
24  *
25  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
26  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
27  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
28  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
29  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
30  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
31  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
32  * SOFTWARE.
33  */
34
35
36 #include "mlx4.h"
37 #include "cmd.h"
38 #include "icm.h"
39
40 /*
41  * Must be packed because mtt_seg is 64 bits but only aligned to 32 bits.
42  */
43 #pragma pack(push,1)
44 struct mlx4_mpt_entry {
45         __be32 flags;
46         __be32 qpn;
47         __be32 key;
48         __be32 pd;
49         __be64 start;
50         __be64 length;
51         __be32 lkey;
52         __be32 win_cnt;
53         u8      reserved1[3];
54         u8      mtt_rep;
55         __be64 mtt_seg;
56         __be32 mtt_sz;
57         __be32 entity_size;
58         __be32 first_byte_offset;
59 } __attribute__((packed));
60 #pragma pack(pop)
61
62 #define MLX4_MPT_FLAG_SW_OWNS       (0xfUL << 28)
63 #define MLX4_MPT_FLAG_MIO           (1 << 17)
64 #define MLX4_MPT_FLAG_BIND_ENABLE   (1 << 15)
65 #define MLX4_MPT_FLAG_PHYSICAL      (1 <<  9)
66 #define MLX4_MPT_FLAG_REGION        (1 <<  8)
67
68 #define MLX4_MTT_FLAG_PRESENT           1
69
70 #define MLX4_MPT_STATUS_SW              0xF0
71 #define MLX4_MPT_STATUS_HW              0x00
72
73 static u32 mlx4_buddy_alloc(struct mlx4_buddy *buddy, int order)
74 {
75         int o;
76         int m;
77         u32 seg;
78
79         spin_lock(&buddy->lock);
80
81         for (o = order; o <= buddy->max_order; ++o) {
82                 m = 1 << (buddy->max_order - o);
83                 seg = find_first_bit(buddy->bits[o], m);
84                 if (seg < (u32)m)
85                         goto found;
86         }
87
88         spin_unlock(&buddy->lock);
89         return (u32)-1;
90
91  found:
92         clear_bit(seg, buddy->bits[o]);
93
94         while (o > order) {
95                 --o;
96                 seg <<= 1;
97                 set_bit(seg ^ 1, buddy->bits[o]);
98         }
99
100         spin_unlock(&buddy->lock);
101
102         seg <<= order;
103
104         return seg;
105 }
106
107 static void mlx4_buddy_free(struct mlx4_buddy *buddy, u32 seg, int order)
108 {
109         seg >>= order;
110
111         spin_lock(&buddy->lock);
112
113         while (test_bit(seg ^ 1, buddy->bits[order])) {
114                 clear_bit(seg ^ 1, buddy->bits[order]);
115                 seg >>= 1;
116                 ++order;
117         }
118
119         set_bit(seg, buddy->bits[order]);
120
121         spin_unlock(&buddy->lock);
122 }
123
124 static int __devinit mlx4_buddy_init(struct mlx4_buddy *buddy, int max_order)
125 {
126         int i, s;
127
128         buddy->max_order = max_order;
129         spin_lock_init(&buddy->lock);
130
131         buddy->bits = kzalloc((buddy->max_order + 1) * sizeof (long *),
132                               GFP_KERNEL);
133         if (!buddy->bits)
134                 goto err_out;
135
136         for (i = 0; i <= buddy->max_order; ++i) {
137                 s = BITS_TO_LONGS(1 << (buddy->max_order - i));
138                 buddy->bits[i] = kmalloc(s * sizeof (long), GFP_KERNEL);
139                 if (!buddy->bits[i])
140                         goto err_out_free;
141                 bitmap_zero(buddy->bits[i], 1 << (buddy->max_order - i));
142         }
143
144         set_bit(0, buddy->bits[buddy->max_order]);
145
146         return 0;
147
148 err_out_free:
149         for (i = 0; i <= buddy->max_order; ++i)
150                 kfree(buddy->bits[i]);
151
152         kfree(buddy->bits);
153
154 err_out:
155         return -ENOMEM;
156 }
157
158 static void mlx4_buddy_cleanup(struct mlx4_buddy *buddy)
159 {
160         int i;
161
162         for (i = 0; i <= buddy->max_order; ++i)
163                 kfree(buddy->bits[i]);
164
165         kfree(buddy->bits);
166 }
167
168 static u32 mlx4_alloc_mtt_range(struct mlx4_dev *dev, int order)
169 {
170         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
171         u32 seg;
172
173         seg = mlx4_buddy_alloc(&mr_table->mtt_buddy, order);
174         if (seg == -1)
175                 return (u32)-1;
176
177         if (mlx4_table_get_range(dev, &mr_table->mtt_table, seg,
178                                  seg + (1 << order) - 1)) {
179                 mlx4_buddy_free(&mr_table->mtt_buddy, seg, order);
180                 return (u32)-1;
181         }
182
183         return seg;
184 }
185
186 int mlx4_mtt_init(struct mlx4_dev *dev, int npages, int page_shift,
187                   struct mlx4_mtt *mtt)
188 {
189         int i;
190
191         if (!npages) {
192                 mtt->order      = -1;
193                 mtt->page_shift = MLX4_ICM_PAGE_SHIFT;
194                 return 0;
195         } else
196                 mtt->page_shift = page_shift;
197
198         for (mtt->order = 0, i = MLX4_MTT_ENTRY_PER_SEG; i < npages; i <<= 1)
199                 ++mtt->order;
200
201         mtt->first_seg = mlx4_alloc_mtt_range(dev, mtt->order);
202         if (mtt->first_seg == -1)
203                 return -ENOMEM;
204
205         return 0;
206 }
207 EXPORT_SYMBOL_GPL(mlx4_mtt_init);
208
209 void mlx4_mtt_cleanup(struct mlx4_dev *dev, struct mlx4_mtt *mtt)
210 {
211         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
212
213         if (mtt->order < 0)
214                 return;
215
216         mlx4_buddy_free(&mr_table->mtt_buddy, mtt->first_seg, mtt->order);
217         mlx4_table_put_range(dev, &mr_table->mtt_table, mtt->first_seg,
218                              mtt->first_seg + (1 << mtt->order) - 1);
219 }
220 EXPORT_SYMBOL_GPL(mlx4_mtt_cleanup);
221
222 u64 mlx4_mtt_addr(struct mlx4_dev *dev, struct mlx4_mtt *mtt)
223 {
224         return (u64) mtt->first_seg * dev->caps.mtt_entry_sz;
225 }
226 EXPORT_SYMBOL_GPL(mlx4_mtt_addr);
227
228 static u32 hw_index_to_key(u32 ind)
229 {
230         return (ind >> 24) | (ind << 8);
231 }
232
233 static u32 key_to_hw_index(u32 key)
234 {
235         return (key << 24) | (key >> 8);
236 }
237
238 static int mlx4_SW2HW_MPT(struct mlx4_dev *dev, struct mlx4_cmd_mailbox *mailbox,
239                           int mpt_index)
240 {
241         return mlx4_cmd(dev, mailbox->dma.da, mpt_index, 0, MLX4_CMD_SW2HW_MPT,
242                         MLX4_CMD_TIME_CLASS_B);
243 }
244
245 static int mlx4_HW2SW_MPT(struct mlx4_dev *dev, struct mlx4_cmd_mailbox *mailbox,
246                           int mpt_index)
247 {
248         return mlx4_cmd_box(dev, 0, mailbox ? mailbox->dma.da : 0, mpt_index,
249                             (u8)!mailbox, MLX4_CMD_HW2SW_MPT, MLX4_CMD_TIME_CLASS_B);
250 }
251
252 int mlx4_mr_alloc(struct mlx4_dev *dev, u32 pd, u64 iova, u64 size, u32 access,
253                   int npages, int page_shift, struct mlx4_mr *mr)
254 {
255         struct mlx4_priv *priv = mlx4_priv(dev);
256         u32 index;
257         int err;
258
259         if ( mlx4_is_barred(dev) )
260                 return -EFAULT;
261
262         index = mlx4_bitmap_alloc(&priv->mr_table.mpt_bitmap);
263         if (index == -1)
264                 return -ENOMEM;
265
266         mr->iova       = iova;
267         mr->size       = size;
268         mr->pd         = pd;
269         mr->access     = access;
270         mr->enabled    = 0;
271         mr->key        = hw_index_to_key(index);
272
273         err = mlx4_mtt_init(dev, npages, page_shift, &mr->mtt);
274         if (err)
275                 mlx4_bitmap_free(&priv->mr_table.mpt_bitmap, index);
276
277         return err;
278 }
279 EXPORT_SYMBOL_GPL(mlx4_mr_alloc);
280
281 void mlx4_mr_free(struct mlx4_dev *dev, struct mlx4_mr *mr)
282 {
283         struct mlx4_priv *priv = mlx4_priv(dev);
284         int err;
285
286         if (!mlx4_is_barred(dev) && mr->enabled) {
287                 err = mlx4_HW2SW_MPT(dev, NULL,
288                                      key_to_hw_index(mr->key) &
289                                      (dev->caps.num_mpts - 1));
290                 if (err)
291                         mlx4_warn(dev, "HW2SW_MPT failed (%d)\n", err);
292         }
293
294         mlx4_mtt_cleanup(dev, &mr->mtt);
295         mlx4_bitmap_free(&priv->mr_table.mpt_bitmap, key_to_hw_index(mr->key));
296 }
297 EXPORT_SYMBOL_GPL(mlx4_mr_free);
298
299 int mlx4_mr_enable(struct mlx4_dev *dev, struct mlx4_mr *mr)
300 {
301         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
302         struct mlx4_cmd_mailbox *mailbox;
303         struct mlx4_mpt_entry *mpt_entry;
304         int err;
305
306         if ( mlx4_is_barred(dev) )
307                 return -EFAULT;
308
309         err = mlx4_table_get(dev, &mr_table->dmpt_table, key_to_hw_index(mr->key));
310         if (err)
311                 return err;
312
313         mailbox = mlx4_alloc_cmd_mailbox(dev);
314         if (IS_ERR(mailbox)) {
315                 err = PTR_ERR(mailbox);
316                 goto err_table;
317         }
318         mpt_entry = mailbox->buf;
319
320         memset(mpt_entry, 0, sizeof *mpt_entry);
321
322         mpt_entry->flags = cpu_to_be32(MLX4_MPT_FLAG_SW_OWNS     |
323                                        MLX4_MPT_FLAG_MIO         |
324                                        MLX4_MPT_FLAG_REGION      |
325                                        mr->access);
326
327         mpt_entry->key         = cpu_to_be32(key_to_hw_index(mr->key));
328         mpt_entry->pd          = cpu_to_be32(mr->pd);
329         mpt_entry->start       = cpu_to_be64(mr->iova);
330         mpt_entry->length      = cpu_to_be64(mr->size);
331         mpt_entry->entity_size = cpu_to_be32(mr->mtt.page_shift);
332         if (mr->mtt.order < 0) {
333                 mpt_entry->flags |= cpu_to_be32(MLX4_MPT_FLAG_PHYSICAL);
334                 mpt_entry->mtt_seg = 0;
335         } else
336                 mpt_entry->mtt_seg = cpu_to_be64(mlx4_mtt_addr(dev, &mr->mtt));
337
338         err = mlx4_SW2HW_MPT(dev, mailbox,
339                              key_to_hw_index(mr->key) & (dev->caps.num_mpts - 1));
340         if (err) {
341                 mlx4_warn(dev, "SW2HW_MPT failed (%d)\n", err);
342                 goto err_cmd;
343         }
344
345         mr->enabled = 1;
346
347         mlx4_free_cmd_mailbox(dev, mailbox);
348
349         return 0;
350
351 err_cmd:
352         mlx4_free_cmd_mailbox(dev, mailbox);
353
354 err_table:
355         mlx4_table_put(dev, &mr_table->dmpt_table, key_to_hw_index(mr->key));
356         return err;
357 }
358 EXPORT_SYMBOL_GPL(mlx4_mr_enable);
359
360 static int mlx4_write_mtt_chunk(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
361                                 int start_index, int npages, u64 *page_list)
362 {
363         struct mlx4_priv *priv = mlx4_priv(dev);
364         __be64 *mtts;
365         dma_addr_t dma_handle;
366         int i;
367         int s = start_index * sizeof (u64);
368
369         /* All MTTs must fit in the same page */
370         if (start_index / (PAGE_SIZE / sizeof (u64)) !=
371             (start_index + npages - 1) / (PAGE_SIZE / sizeof (u64)))
372                 return -EINVAL;
373
374         if (start_index & (MLX4_MTT_ENTRY_PER_SEG - 1))
375                 return -EINVAL;
376
377         mtts = mlx4_table_find(&priv->mr_table.mtt_table, mtt->first_seg +
378                                 s / dev->caps.mtt_entry_sz, &dma_handle);
379         if (!mtts) {
380                 printk(KERN_ERR "mlx4_write_mtt_chunk: mlx4_table_find failed with -ENOMEM \n");
381                 return -ENOMEM;
382         }
383
384         for (i = 0; i < npages; ++i)
385                 mtts[i] = cpu_to_be64(page_list[i] | MLX4_MTT_FLAG_PRESENT);
386
387         dma_sync_single(&dev->pdev->dev, dma_handle, npages * sizeof (u64), DMA_TO_DEVICE);
388
389         return 0;
390 }
391
392 int mlx4_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
393                    int start_index, int npages, u64 *page_list)
394 {
395         int chunk;
396         int err;
397
398         if (mtt->order < 0)
399                 return -EINVAL;
400
401         while (npages > 0) {
402                 chunk = min_t(int, PAGE_SIZE / sizeof(u64), npages);
403                 err = mlx4_write_mtt_chunk(dev, mtt, start_index, chunk, page_list);
404                 if (err)
405                         return err;
406
407                 npages      -= chunk;
408                 start_index += chunk;
409                 page_list   += chunk;
410         }
411
412         return 0;
413 }
414 EXPORT_SYMBOL_GPL(mlx4_write_mtt);
415
416 int mlx4_buf_write_mtt(struct mlx4_dev *dev, struct mlx4_mtt *mtt,
417                        struct mlx4_buf *buf)
418 {
419         u64 *page_list;
420         int err;
421         int i;
422
423         page_list = kmalloc(buf->npages * sizeof *page_list, GFP_KERNEL);
424         if (!page_list) {
425                 printk(KERN_ERR "mlx4_buf_write_mtt: kmalloc failed with -ENOMEM \n");
426                 return -ENOMEM;
427         }
428
429         for (i = 0; i < buf->npages; ++i)
430                 if (buf->nbufs == 1)
431                         page_list[i] = buf->u.direct.map.da + (i << buf->page_shift);
432                 else
433                         page_list[i] = buf->u.page_list[i].map.da;
434
435         err = mlx4_write_mtt(dev, mtt, 0, buf->npages, page_list);
436
437         kfree(page_list);
438         return err;
439 }
440 EXPORT_SYMBOL_GPL(mlx4_buf_write_mtt);
441
442 int mlx4_init_mr_table(struct mlx4_dev *dev)
443 {
444         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
445         int err;
446
447         if (!is_power_of_2(dev->caps.num_mpts))
448                 return -EINVAL;
449
450         dev->caps.reserved_fexch_mpts_base = dev->caps.num_mpts -
451                 (2 * dev->caps.reserved_qps_cnt[MLX4_QP_REGION_FC_EXCH]);
452         err = mlx4_bitmap_init_with_effective_max(&mr_table->mpt_bitmap,
453                                         dev->caps.num_mpts,
454                                         (u32)~0, dev->caps.reserved_mrws,
455                                         dev->caps.reserved_fexch_mpts_base);
456
457
458
459         if (err)
460                 return err;
461
462         err = mlx4_buddy_init(&mr_table->mtt_buddy,
463                               ilog2(dev->caps.num_mtt_segs));
464         if (err)
465                 goto err_buddy;
466
467         if (dev->caps.reserved_mtts) {
468                 if (mlx4_alloc_mtt_range(dev, fls(dev->caps.reserved_mtts - 1)) == -1) {
469                         mlx4_warn(dev, "MTT table of order %d is too small.\n",
470                                   mr_table->mtt_buddy.max_order);
471                         err = -ENOMEM;
472                         goto err_reserve_mtts;
473                 }
474         }
475
476         return 0;
477
478 err_reserve_mtts:
479         mlx4_buddy_cleanup(&mr_table->mtt_buddy);
480
481 err_buddy:
482         mlx4_bitmap_cleanup(&mr_table->mpt_bitmap);
483
484         return err;
485 }
486
487 void mlx4_cleanup_mr_table(struct mlx4_dev *dev)
488 {
489         struct mlx4_mr_table *mr_table = &mlx4_priv(dev)->mr_table;
490
491         mlx4_buddy_cleanup(&mr_table->mtt_buddy);
492         mlx4_bitmap_cleanup(&mr_table->mpt_bitmap);
493 }
494
495 static inline int mlx4_check_fmr(struct mlx4_fmr *fmr, u64 *page_list,
496                                   int npages, u64 iova)
497 {
498         int i, page_mask;
499
500         if (npages > fmr->max_pages)
501                 return -EINVAL;
502
503         page_mask = (1 << fmr->page_shift) - 1;
504
505         /* We are getting page lists, so va must be page aligned. */
506         if (iova & page_mask)
507                 return -EINVAL;
508
509         /* Trust the user not to pass misaligned data in page_list */
510         if (!fmr) /* instead of 0, that is warned by compiler */
511                 for (i = 0; i < npages; ++i) {
512                         if (page_list[i] & ~page_mask)
513                                 return -EINVAL;
514                 }
515
516         if (fmr->maps >= fmr->max_maps)
517                 return -EINVAL;
518
519         return 0;
520 }
521
522 int mlx4_map_phys_fmr(struct mlx4_dev *dev, struct mlx4_fmr *fmr, u64 *page_list,
523                       int npages, u64 iova, u32 *lkey, u32 *rkey)
524 {
525         u32 key;
526         int i, err;
527
528         err = mlx4_check_fmr(fmr, page_list, npages, iova);
529         if (err)
530                 return err;
531
532         ++fmr->maps;
533
534         key = key_to_hw_index(fmr->mr.key);
535         key += dev->caps.num_mpts;
536         *lkey = *rkey = fmr->mr.key = hw_index_to_key(key);
537
538         *(u8 *) fmr->mpt = MLX4_MPT_STATUS_SW;
539
540         /* Make sure MPT status is visible before writing MTT entries */
541         wmb();
542
543         for (i = 0; i < npages; ++i)
544                 fmr->mtts[i] = cpu_to_be64(page_list[i] | MLX4_MTT_FLAG_PRESENT);
545
546         dma_sync_single(&dev->pdev->dev, fmr->dma_handle,
547                         npages * sizeof(u64), DMA_TO_DEVICE);
548
549         fmr->mpt->key    = cpu_to_be32(key);
550         fmr->mpt->lkey   = cpu_to_be32(key);
551         fmr->mpt->length = cpu_to_be64(npages * (1ull << fmr->page_shift));
552         fmr->mpt->start  = cpu_to_be64(iova);
553
554         /* Make MTT entries are visible before setting MPT status */
555         wmb();
556
557         *(u8 *) fmr->mpt = MLX4_MPT_STATUS_HW;
558
559         /* Make sure MPT status is visible before consumer can use FMR */
560         wmb();
561
562         return 0;
563 }
564 EXPORT_SYMBOL_GPL(mlx4_map_phys_fmr);
565
566 int mlx4_fmr_alloc(struct mlx4_dev *dev, u32 pd, u32 access, int max_pages,
567                    int max_maps, u8 page_shift, struct mlx4_fmr *fmr)
568 {
569         struct mlx4_priv *priv = mlx4_priv(dev);
570         u64 mtt_seg;
571         int err = -ENOMEM;
572
573         if (page_shift < 12 || page_shift >= 32)
574                 return -EINVAL;
575
576         /* All MTTs must fit in the same page */
577         if (max_pages * sizeof *fmr->mtts > PAGE_SIZE)
578                 return -EINVAL;
579
580         fmr->page_shift = page_shift;
581         fmr->max_pages  = max_pages;
582         fmr->max_maps   = max_maps;
583         fmr->maps = 0;
584
585         err = mlx4_mr_alloc(dev, pd, 0, 0, access, max_pages,
586                             page_shift, &fmr->mr);
587         if (err)
588                 return err;
589
590         mtt_seg = fmr->mr.mtt.first_seg * dev->caps.mtt_entry_sz;
591
592         fmr->mtts = mlx4_table_find(&priv->mr_table.mtt_table,
593                                     fmr->mr.mtt.first_seg,
594                                     &fmr->dma_handle);
595         if (!fmr->mtts) {
596                 err = -ENOMEM;
597                 goto err_free;
598         }
599         return 0;
600
601 err_free:
602         mlx4_mr_free(dev, &fmr->mr);
603         return err;
604 }
605 EXPORT_SYMBOL_GPL(mlx4_fmr_alloc);
606
607 int mlx4_fmr_enable(struct mlx4_dev *dev, struct mlx4_fmr *fmr)
608 {
609         struct mlx4_priv *priv = mlx4_priv(dev);
610         int err;
611
612         err = mlx4_mr_enable(dev, &fmr->mr);
613         if (err)
614                 return err;
615
616         fmr->mpt = mlx4_table_find(&priv->mr_table.dmpt_table,
617                                     key_to_hw_index(fmr->mr.key), NULL);
618         if (!fmr->mpt)
619                 return -ENOMEM;
620
621         return 0;
622 }
623 EXPORT_SYMBOL_GPL(mlx4_fmr_enable);
624
625 void mlx4_fmr_unmap(struct mlx4_dev *dev, struct mlx4_fmr *fmr,
626                     u32 *lkey, u32 *rkey)
627 {
628         u32 key;
629
630         if (!fmr->maps)
631                 return;
632
633         key = key_to_hw_index(fmr->mr.key);
634         key &= dev->caps.num_mpts - 1;
635         *lkey = *rkey = fmr->mr.key = hw_index_to_key(key);
636
637         fmr->maps = 0;
638
639         *(u8 *) fmr->mpt = MLX4_MPT_STATUS_SW;
640 }
641 EXPORT_SYMBOL_GPL(mlx4_fmr_unmap);
642
643 int mlx4_fmr_free(struct mlx4_dev *dev, struct mlx4_fmr *fmr)
644 {
645         if (fmr->maps)
646                 return -EBUSY;
647
648         fmr->mr.enabled = 0;
649         mlx4_mr_free(dev, &fmr->mr);
650
651         return 0;
652 }
653 EXPORT_SYMBOL_GPL(mlx4_fmr_free);
654
655 int mlx4_SYNC_TPT(struct mlx4_dev *dev)
656 {
657         return mlx4_cmd(dev, 0, 0, 0, MLX4_CMD_SYNC_TPT, 1000);
658 }
659 EXPORT_SYMBOL_GPL(mlx4_SYNC_TPT);