[MTHCA] mthca wpp debug use the same format .
[mirror/winof/.git] / hw / mthca / kernel / mthca_catas.c
1 /*
2  * Copyright (c) 2005 Cisco Systems.  All rights reserved.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  *
32  * $Id$
33  */
34
35 #include "mthca_dev.h"
36 #if defined(EVENT_TRACING)
37 #ifdef offsetof
38 #undef offsetof
39 #endif
40 #include "mthca_catas.tmh"
41 #endif
42
43 enum {
44         MTHCA_CATAS_POLL_INTERVAL       = 5 * HZ,
45
46         MTHCA_CATAS_TYPE_INTERNAL       = 0,
47         MTHCA_CATAS_TYPE_UPLINK         = 3,
48         MTHCA_CATAS_TYPE_DDR            = 4,
49         MTHCA_CATAS_TYPE_PARITY         = 5,
50 };
51
52 static spinlock_t catas_lock;
53
54 static void handle_catas(struct mthca_dev *dev)
55 {
56         struct ib_event event;
57         const char *type;
58         int i;
59
60         event.device = &dev->ib_dev;
61         event.event  = IB_EVENT_DEVICE_FATAL;
62         event.element.port_num = 0;
63
64         ib_dispatch_event(&event);
65
66         switch (_byteswap_ulong(readl(dev->catas_err.map)) >> 24) {
67         case MTHCA_CATAS_TYPE_INTERNAL:
68                 type = "internal error";
69                 break;
70         case MTHCA_CATAS_TYPE_UPLINK:
71                 type = "uplink bus error";
72                 break;
73         case MTHCA_CATAS_TYPE_DDR:
74                 type = "DDR data error";
75                 break;
76         case MTHCA_CATAS_TYPE_PARITY:
77                 type = "internal parity error";
78                 break;
79         default:
80                 type = "unknown error";
81                 break;
82         }
83
84         HCA_PRINT(TRACE_LEVEL_ERROR  ,HCA_DBG_LOW  ,("Catastrophic error detected: %s\n", type));
85         for (i = 0; i < (int)dev->catas_err.size; ++i)
86                 HCA_PRINT(TRACE_LEVEL_ERROR,HCA_DBG_LOW,("  buf[%02x]: %08x\n",
87                           i, _byteswap_ulong(readl(dev->catas_err.map + i))));
88 }
89
90 static void poll_catas(struct mthca_dev *dev)
91 {
92         int i;
93         SPIN_LOCK_PREP(lh);
94
95         for (i = 0; i < (int)dev->catas_err.size; ++i)
96                 if (readl(dev->catas_err.map + i)) {
97                         handle_catas(dev);
98                         return;
99                 }
100
101         spin_lock_dpc(&catas_lock, &lh);
102         if (!dev->catas_err.stop) {
103                 KeSetTimerEx( &dev->catas_err.timer, dev->catas_err.interval, 
104                         0, &dev->catas_err.timer_dpc );
105         }
106         spin_unlock_dpc(&lh);
107
108         return;
109 }
110
111 static void  timer_dpc(
112     IN struct _KDPC  *Dpc,
113     IN PVOID  DeferredContext,
114     IN PVOID  SystemArgument1,
115     IN PVOID  SystemArgument2
116     )
117 {
118         struct mthca_dev *dev = (struct mthca_dev *)DeferredContext;
119         UNREFERENCED_PARAMETER(Dpc);
120         UNREFERENCED_PARAMETER(SystemArgument1);
121         UNREFERENCED_PARAMETER(SystemArgument2);
122         poll_catas( dev );
123 }
124
125
126 void mthca_start_catas_poll(struct mthca_dev *dev)
127 {
128         u64 addr;
129
130         dev->catas_err.stop = 0;
131         dev->catas_err.map  = NULL;
132
133         addr = pci_resource_start(dev, HCA_BAR_TYPE_HCR) +
134                 ((pci_resource_len(dev, HCA_BAR_TYPE_HCR) - 1) &
135                  dev->catas_err.addr);
136
137         dev->catas_err.map = ioremap(addr, dev->catas_err.size * 4, &dev->catas_err.map_size );
138         if (!dev->catas_err.map) {
139                 HCA_PRINT(TRACE_LEVEL_WARNING,HCA_DBG_LOW, ("couldn't map catastrophic error region "
140                            "at 0x%I64x/0x%x\n", addr, dev->catas_err.size * 4));
141                 return;
142         }
143
144         spin_lock_init( &catas_lock );
145         KeInitializeDpc(  &dev->catas_err.timer_dpc, timer_dpc, dev );
146         KeInitializeTimer( &dev->catas_err.timer );
147         dev->catas_err.interval.QuadPart  = (-10)* (__int64)MTHCA_CATAS_POLL_INTERVAL;
148         KeSetTimerEx( &dev->catas_err.timer, dev->catas_err.interval, 
149                 0, &dev->catas_err.timer_dpc );
150 }
151
152 void mthca_stop_catas_poll(struct mthca_dev *dev)
153 {
154         SPIN_LOCK_PREP(lh);
155         
156         spin_lock_irq(&catas_lock, &lh);
157         dev->catas_err.stop = 1;
158         spin_unlock_irq(&lh);
159
160         KeCancelTimer(&dev->catas_err.timer);
161         KeFlushQueuedDpcs();
162
163         if (dev->catas_err.map) {
164                 iounmap(dev->catas_err.map, dev->catas_err.map_size);
165         }
166 }