7e6f12f06343e387eb650a63a2091d503dba9585
[mirror/winof/.git] / hw / mthca / kernel / mthca_dev.h
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Sun Microsystems, Inc. All rights reserved.
4  * Copyright (c) 2005 Cisco Systems.  All rights reserved.
5  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
6  * Copyright (c) 2004 Voltaire, Inc. All rights reserved.
7  * Copyright (c) 2006 SilverStorm Technologies, Inc.  All rights reserved.
8  *
9  * This software is available to you under a choice of one of two
10  * licenses.  You may choose to be licensed under the terms of the GNU
11  * General Public License (GPL) Version 2, available from the file
12  * COPYING in the main directory of this source tree, or the
13  * OpenIB.org BSD license below:
14  *
15  *     Redistribution and use in source and binary forms, with or
16  *     without modification, are permitted provided that the following
17  *     conditions are met:
18  *
19  *      - Redistributions of source code must retain the above
20  *        copyright notice, this list of conditions and the following
21  *        disclaimer.
22  *
23  *      - Redistributions in binary form must reproduce the above
24  *        copyright notice, this list of conditions and the following
25  *        disclaimer in the documentation and/or other materials
26  *        provided with the distribution.
27  *
28  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
29  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
30  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
31  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
32  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
33  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
34  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
35  * SOFTWARE.
36  *
37  * $Id$
38  */
39
40 #ifndef MTHCA_DEV_H
41 #define MTHCA_DEV_H
42
43 #include "hca_driver.h"
44 #include "mthca_log.h"
45 #include "mthca_provider.h"
46 #include "mthca_doorbell.h"
47
48 // must be synchronized with MTHCA.INF
49 #define DRV_NAME        "mthca"
50 #define PFX             DRV_NAME ": "
51 //TODO
52 #define DRV_VERSION     "1.0.0000.566"
53 #define DRV_RELDATE     "12/21/2006"
54
55 #define HZ              1000000 /* 1 sec in usecs */
56
57 enum {
58         MTHCA_FLAG_DDR_HIDDEN = 1 << 1,
59         MTHCA_FLAG_SRQ        = 1 << 2,
60         MTHCA_FLAG_MSI        = 1 << 3,
61         MTHCA_FLAG_MSI_X      = 1 << 4,
62         MTHCA_FLAG_NO_LAM     = 1 << 5,
63         MTHCA_FLAG_FMR        = 1 << 6,
64         MTHCA_FLAG_MEMFREE    = 1 << 7,
65         MTHCA_FLAG_PCIE           = 1 << 8,
66         MTHCA_FLAG_SINAI_OPT  = 1 << 9,
67         MTHCA_FLAG_LIVEFISH   = 1 << 10
68 };
69
70 enum {
71         MTHCA_MAX_PORTS = 2
72 };
73
74 enum {
75         MTHCA_BOARD_ID_LEN = 64
76 };
77
78 enum {
79         MTHCA_EQ_CONTEXT_SIZE =  0x40,
80         MTHCA_CQ_CONTEXT_SIZE =  0x40,
81         MTHCA_QP_CONTEXT_SIZE = 0x200,
82         MTHCA_RDB_ENTRY_SIZE  =  0x20,
83         MTHCA_AV_SIZE         =  0x20,
84         MTHCA_MGM_ENTRY_SIZE  =  0x40,
85
86         /* Arbel FW gives us these, but we need them for Tavor */
87         MTHCA_MPT_ENTRY_SIZE  =  0x40,
88         MTHCA_MTT_SEG_SIZE    =  0x40,
89
90         MTHCA_QP_PER_MGM      = 4 * (MTHCA_MGM_ENTRY_SIZE / 16 - 2)
91 };
92
93 enum {
94         MTHCA_EQ_CMD,
95         MTHCA_EQ_ASYNC,
96         MTHCA_EQ_COMP,
97         MTHCA_NUM_EQ
98 };
99
100 enum {
101         MTHCA_BYTES_PER_ATOMIC_COMPL = 8
102 };
103
104 enum mthca_wr_opcode{
105         MTHCA_OPCODE_NOP            = 0x00,
106         MTHCA_OPCODE_RDMA_WRITE     = 0x08,
107         MTHCA_OPCODE_RDMA_WRITE_IMM = 0x09,
108         MTHCA_OPCODE_SEND           = 0x0a,
109         MTHCA_OPCODE_SEND_IMM       = 0x0b,
110         MTHCA_OPCODE_RDMA_READ      = 0x10,
111         MTHCA_OPCODE_ATOMIC_CS      = 0x11,
112         MTHCA_OPCODE_ATOMIC_FA      = 0x12,
113         MTHCA_OPCODE_BIND_MW        = 0x18,
114         MTHCA_OPCODE_INVALID        = 0xff
115 };
116
117 struct mthca_cmd {
118         struct pci_pool          *pool;
119         int                       use_events;
120         KMUTEX            hcr_mutex;
121         KSEMAPHORE              poll_sem;
122         KSEMAPHORE        event_sem;
123         int                       max_cmds;
124         spinlock_t                context_lock;
125         int                       free_head;
126         struct mthca_cmd_context *context;
127         u16                       token_mask;
128 };
129
130 struct mthca_limits {
131         int      num_ports;
132         int      vl_cap;
133         int      mtu_cap;
134         int      gid_table_len;
135         int      pkey_table_len;
136         int      local_ca_ack_delay;
137         int      num_uars;
138         int      max_sg;
139         int      num_qps;
140         int      max_wqes;
141         int      max_desc_sz;
142         int      max_qp_init_rdma;
143         int      reserved_qps;
144         int      num_srqs;
145         int      max_srq_wqes;
146         int      max_srq_sge;
147         int      reserved_srqs;
148         int      num_eecs;
149         int      reserved_eecs;
150         int      num_cqs;
151         int      max_cqes;
152         int      reserved_cqs;
153         int      num_eqs;
154         int      reserved_eqs;
155         int      num_mpts;
156         int      num_mtt_segs;
157         int      fmr_reserved_mtts;
158         int      reserved_mtts;
159         int      reserved_mrws;
160         int      reserved_uars;
161         int      num_mgms;
162         int      num_amgms;
163         int      reserved_mcgs;
164         int      num_pds;
165         int      reserved_pds;
166         u32     page_size_cap;
167         u32      flags;
168         u8      port_width_cap;
169         u32      num_avs;
170 };
171
172 struct mthca_alloc {
173         u32            last;
174         u32            top;
175         u32            max;
176         u32            mask;
177         spinlock_t     lock;
178         unsigned long *table;
179 };
180
181 struct mthca_array {
182         struct {
183                 void    **page;
184                 int       used;
185         } *page_list;
186 };
187
188 struct mthca_uar_table {
189         struct mthca_alloc alloc;
190         u64                uarc_base;
191         int                uarc_size;
192 };
193
194 struct mthca_pd_table {
195         struct mthca_alloc alloc;
196 };
197
198 struct mthca_buddy {
199         unsigned long **bits;
200         int             max_order;
201         spinlock_t      lock;
202 };
203
204 struct mthca_mr_table {
205         struct mthca_alloc      mpt_alloc;
206         struct mthca_buddy      mtt_buddy;
207         struct mthca_buddy     *fmr_mtt_buddy;
208         u64                     mtt_base;
209         u64                     mpt_base;
210         struct mthca_icm_table *mtt_table;
211         struct mthca_icm_table *mpt_table;
212         struct {
213                 void __iomem   *mpt_base;
214                 SIZE_T mpt_base_size;
215                 void __iomem   *mtt_base;
216                 SIZE_T mtt_base_size;
217                 struct mthca_buddy mtt_buddy;
218         } tavor_fmr;
219 };
220
221 struct mthca_eq_table {
222         struct mthca_alloc alloc;
223         void __iomem      *clr_int;
224         u32                clr_mask;
225         u32                arm_mask;
226         struct mthca_eq    eq[MTHCA_NUM_EQ];
227         u64                icm_virt;
228         struct scatterlist sg;
229         int                have_irq;
230         u8                 inta_pin;
231         KLOCK_QUEUE_HANDLE  lockh;
232 };
233
234 struct mthca_cq_table {
235         struct mthca_alloc      alloc;
236         spinlock_t              lock;
237         struct mthca_array      cq;
238         struct mthca_icm_table *table;
239 };
240
241 struct mthca_srq_table {
242         struct mthca_alloc      alloc;
243         spinlock_t              lock;
244         struct mthca_array      srq;
245         struct mthca_icm_table *table;
246 };
247
248 struct mthca_qp_table {
249         struct mthca_alloc      alloc;
250         u32                     rdb_base;
251         int                     rdb_shift;
252         int                     sqp_start;
253         spinlock_t              lock;
254         struct mthca_array      qp;
255         struct mthca_icm_table *qp_table;
256         struct mthca_icm_table *eqp_table;
257         struct mthca_icm_table *rdb_table;
258 };
259
260 struct mthca_av_table {
261         struct pci_pool   *pool;
262         int                num_ddr_avs;
263         u64                ddr_av_base;
264         void __iomem      *av_map;
265         SIZE_T  av_map_size;
266         struct mthca_alloc alloc;
267 };
268
269 struct mthca_mcg_table {
270         KMUTEX          mutex;
271         struct mthca_alloc      alloc;
272         struct mthca_icm_table *table;
273 };
274
275 struct mthca_catas_err {
276         u64                     addr;
277         u32 __iomem            *map;
278         SIZE_T          map_size;
279         unsigned long           stop;
280         u32                     size;
281         KTIMER  timer;
282         KDPC  timer_dpc;
283         LARGE_INTEGER  interval;
284 };
285
286 struct mthca_dev {
287         struct ib_device  ib_dev;
288         hca_dev_ext_t *ext;
289         uplink_info_t uplink_info;
290         volatile long    dpc_lock;
291
292         int              hca_type;
293         unsigned long    mthca_flags;
294         unsigned long    device_cap_flags;
295
296         u32              rev_id;
297         char             board_id[MTHCA_BOARD_ID_LEN];
298
299         /* firmware info */
300         u64              fw_ver;
301         union {
302                 struct {
303                         u64 fw_start;
304                         u64 fw_end;
305                 }        tavor;
306                 struct {
307                         u64 clr_int_base;
308                         u64 eq_arm_base;
309                         u64 eq_set_ci_base;
310                         struct mthca_icm *fw_icm;
311                         struct mthca_icm *aux_icm;
312                         u16 fw_pages;
313                 }        arbel;
314         }                fw;
315
316         u64              ddr_start;
317         u64              ddr_end;
318
319         MTHCA_DECLARE_DOORBELL_LOCK(doorbell_lock)
320         KMUTEX cap_mask_mutex;
321
322         u8 __iomem    *hcr;
323         SIZE_T          hcr_size;
324         u8 __iomem    *kar;
325         SIZE_T          kar_size;
326         u8 __iomem    *clr_base;
327         SIZE_T          clr_base_size;
328         union {
329                 struct {
330                         void __iomem *ecr_base;
331                         SIZE_T ecr_base_size;
332                 } tavor;
333                 struct {
334                         void __iomem *eq_arm;
335                         SIZE_T eq_arm_size;
336                         void __iomem *eq_set_ci_base;
337                         SIZE_T eq_set_ci_base_size;
338                 } arbel;
339         } eq_regs;
340
341         struct mthca_cmd    cmd;
342         struct mthca_limits limits;
343
344         struct mthca_uar_table uar_table;
345         struct mthca_pd_table  pd_table;
346         struct mthca_mr_table  mr_table;
347         struct mthca_eq_table  eq_table;
348         struct mthca_cq_table  cq_table;
349         struct mthca_srq_table srq_table;
350         struct mthca_qp_table  qp_table;
351         struct mthca_av_table  av_table;
352         struct mthca_mcg_table mcg_table;
353         struct mthca_catas_err catas_err;
354         struct mthca_uar       driver_uar;
355         struct mthca_db_table *db_tab;
356         struct mthca_pd        driver_pd;
357         struct mthca_mr        driver_mr;
358
359         struct ib_mad_agent  *send_agent[MTHCA_MAX_PORTS][2];
360         struct ib_ah         *sm_ah[MTHCA_MAX_PORTS];
361         spinlock_t            sm_lock;
362         u32     state;
363 };
364
365 // mthca_dev states
366 enum {
367         MTHCA_DEV_UNINITIALIZED,
368         MTHCA_DEV_INITIALIZED,
369         MTHCA_DEV_FAILED
370 };      
371
372 enum {
373         MTHCA_CQ_ENTRY_SIZE = 0x20
374 };
375
376                 
377
378 #define MTHCA_GET(dest, source, offset)                               \
379         {                                                          \
380                 void *__p = (char *) (source) + (offset);             \
381                 void *__q = &(dest);            \
382                 switch (sizeof (dest)) {                              \
383                         case 1: *(u8 *)__q = *(u8 *) __p;       break;    \
384                         case 2: *(u16 *)__q = (u16)cl_ntoh16(*(u16 *)__p); break;    \
385                         case 4: *(u32 *)__q = (u32)cl_ntoh32(*(u32 *)__p); break;    \
386                         case 8: *(u64 *)__q = (u64)cl_ntoh64(*(u64 *)__p); break;    \
387                         default: ASSERT(0);          \
388                 }                                                     \
389         } 
390
391
392 #define MTHCA_PUT(dest, source, offset)                               \
393         {                                                          \
394                 void *__d = ((char *) (dest) + (offset));             \
395                 switch (sizeof(source)) {                             \
396                 case 1: *(u8 *) __d = (u8)(source);                break; \
397                 case 2: *(__be16 *) __d = cl_hton16((u16)source); break; \
398                 case 4: *(__be32 *) __d = cl_hton32((u32)source); break; \
399                 case 8: *(__be64 *) __d = cl_hton64((u64)source); break; \
400                 default: ASSERT(0);          \
401                 }                                                     \
402         } 
403
404 NTSTATUS mthca_reset(struct mthca_dev *mdev);
405
406 u32 mthca_alloc(struct mthca_alloc *alloc);
407 void mthca_free(struct mthca_alloc *alloc, u32 obj);
408 int mthca_alloc_init(struct mthca_alloc *alloc, u32 num, u32 mask,
409                      u32 reserved);
410 void mthca_alloc_cleanup(struct mthca_alloc *alloc);
411 void *mthca_array_get(struct mthca_array *array, int index);
412 int mthca_array_set(struct mthca_array *array, int index, void *value);
413 void mthca_array_clear(struct mthca_array *array, int index);
414 int mthca_array_init(struct mthca_array *array, int nent);
415 void mthca_array_cleanup(struct mthca_array *array, int nent);
416 int mthca_buf_alloc(struct mthca_dev *dev, int size, int max_direct,
417                     union mthca_buf *buf, int *is_direct, struct mthca_pd *pd,
418                     int hca_write, struct mthca_mr *mr);
419 void mthca_buf_free(struct mthca_dev *dev, int size, union mthca_buf *buf,
420                     int is_direct, struct mthca_mr *mr);
421
422 int mthca_init_uar_table(struct mthca_dev *dev);
423 int mthca_init_pd_table(struct mthca_dev *dev);
424 int mthca_init_mr_table(struct mthca_dev *dev);
425 int mthca_init_eq_table(struct mthca_dev *dev);
426 int mthca_init_cq_table(struct mthca_dev *dev);
427 int mthca_init_srq_table(struct mthca_dev *dev);
428 int mthca_init_qp_table(struct mthca_dev *dev);
429 int mthca_init_av_table(struct mthca_dev *dev);
430 int mthca_init_mcg_table(struct mthca_dev *dev);
431
432 void mthca_cleanup_uar_table(struct mthca_dev *dev);
433 void mthca_cleanup_pd_table(struct mthca_dev *dev);
434 void mthca_cleanup_mr_table(struct mthca_dev *dev);
435 void mthca_cleanup_eq_table(struct mthca_dev *dev);
436 void mthca_cleanup_cq_table(struct mthca_dev *dev);
437 void mthca_cleanup_srq_table(struct mthca_dev *dev);
438 void mthca_cleanup_qp_table(struct mthca_dev *dev);
439 void mthca_cleanup_av_table(struct mthca_dev *dev);
440 void mthca_cleanup_mcg_table(struct mthca_dev *dev);
441
442 int mthca_register_device(struct mthca_dev *dev);
443 void mthca_unregister_device(struct mthca_dev *dev);
444
445 void mthca_start_catas_poll(struct mthca_dev *dev);
446 void mthca_stop_catas_poll(struct mthca_dev *dev);
447
448 int mthca_uar_alloc(struct mthca_dev *dev, struct mthca_uar *uar);
449 void mthca_uar_free(struct mthca_dev *dev, struct mthca_uar *uar);
450
451 int mthca_pd_alloc(struct mthca_dev *dev, int privileged, struct mthca_pd *pd);
452 void mthca_pd_free(struct mthca_dev *dev, struct mthca_pd *pd);
453
454 struct mthca_mtt *mthca_alloc_mtt(struct mthca_dev *dev, int size);
455 void mthca_free_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt);
456 int mthca_write_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt,
457                     int start_index, u64 *buffer_list, int list_len);
458 int mthca_mr_alloc(struct mthca_dev *dev, u32 pd, int buffer_size_shift,
459                    u64 iova, u64 total_size, mthca_mpt_access_t access, struct mthca_mr *mr);
460 int mthca_mr_alloc_notrans(struct mthca_dev *dev, u32 pd,
461                            mthca_mpt_access_t access, struct mthca_mr *mr);
462 int mthca_mr_alloc_phys(struct mthca_dev *dev, u32 pd,
463                         u64 *buffer_list, int buffer_size_shift,
464                         int list_len, u64 iova, u64 total_size,
465                         mthca_mpt_access_t access, struct mthca_mr *mr);
466 void mthca_free_mr(struct mthca_dev *dev,  struct mthca_mr *mr);
467
468 int mthca_fmr_alloc(struct mthca_dev *dev, u32 pd,
469                     mthca_mpt_access_t access, struct mthca_fmr *fmr);
470 int mthca_tavor_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
471                              int list_len, u64 iova);
472 void mthca_tavor_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
473 int mthca_arbel_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
474                              int list_len, u64 iova);
475 void mthca_arbel_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
476 int mthca_free_fmr(struct mthca_dev *dev,  struct mthca_fmr *fmr);
477
478 int mthca_map_eq_icm(struct mthca_dev *dev, u64 icm_virt);
479 void mthca_unmap_eq_icm(struct mthca_dev *dev);
480
481 int mthca_poll_cq(struct ib_cq *ibcq, int num_entries,
482                   struct _ib_wc *entry);
483 int mthca_tavor_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
484 int mthca_arbel_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
485 int mthca_init_cq(struct mthca_dev *dev, int nent,
486                   struct mthca_ucontext *ctx, u32 pdn,
487                   struct mthca_cq *cq);
488 void mthca_free_cq(struct mthca_dev *dev,
489                    struct mthca_cq *cq);
490 void mthca_cq_completion(struct mthca_dev *dev, u32 cqn);
491 void mthca_cq_event(struct mthca_dev *dev, u32 cqn,
492         enum ib_event_type event_type);
493 void mthca_cq_clean(struct mthca_dev *dev, u32 cqn, u32 qpn,
494             struct mthca_srq *srq);
495
496 int mthca_alloc_srq(struct mthca_dev *dev, struct mthca_pd *pd,
497         ib_srq_attr_t *attr, struct mthca_srq *srq);
498 void mthca_free_srq(struct mthca_dev *dev, struct mthca_srq *srq);
499 int mthca_modify_srq(struct ib_srq *ibsrq, ib_srq_attr_t *attr,
500         ib_srq_attr_mask_t attr_mask);
501 void mthca_srq_event(struct mthca_dev *dev, u32 srqn,
502                      enum ib_event_type event_type, u8 vendor_code);
503 void mthca_free_srq_wqe(struct mthca_srq *srq, u32 wqe_addr);
504 int mthca_tavor_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
505                               struct _ib_recv_wr **bad_wr);
506 int mthca_arbel_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
507                               struct _ib_recv_wr **bad_wr);
508
509 void mthca_qp_event(struct mthca_dev *dev, u32 qpn,
510                     enum ib_event_type event_type, u8 vendor_code);
511 int mthca_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr, int attr_mask);
512 int mthca_tavor_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
513                           struct _ib_send_wr **bad_wr);
514 int mthca_tavor_post_recv(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
515                              struct _ib_recv_wr **bad_wr);
516 int mthca_arbel_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
517                           struct _ib_send_wr **bad_wr);
518 int mthca_arbel_post_recv(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
519                              struct _ib_recv_wr **bad_wr);
520 void mthca_free_err_wqe(struct mthca_dev *dev, struct mthca_qp *qp, int is_send,
521                        int index, int *dbd, __be32 *new_wqe);
522 int mthca_alloc_qp(struct mthca_dev *dev,
523                    struct mthca_pd *pd,
524                    struct mthca_cq *send_cq,
525                    struct mthca_cq *recv_cq,
526                    enum ib_qp_type_t type,
527                    enum ib_sig_type send_policy,
528                    struct ib_qp_cap *cap,
529                    struct mthca_qp *qp);
530 int mthca_alloc_sqp(struct mthca_dev *dev,
531                     struct mthca_pd *pd,
532                     struct mthca_cq *send_cq,
533                     struct mthca_cq *recv_cq,
534                     enum ib_sig_type send_policy,
535                     struct ib_qp_cap *cap,
536                     int qpn,
537                     int port,
538                     struct mthca_sqp *sqp);
539 void mthca_free_qp(struct mthca_dev *dev, struct mthca_qp *qp);
540 int mthca_create_ah(struct mthca_dev *dev,
541                     struct mthca_pd *pd,
542                     struct ib_ah_attr *ah_attr,
543                     struct mthca_ah *ah);
544 int mthca_destroy_ah(struct mthca_dev *dev, struct mthca_ah *ah);
545 int mthca_read_ah(struct mthca_dev *dev, struct mthca_ah *ah,
546                   struct ib_ud_header *header);
547
548 int mthca_multicast_attach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
549 int mthca_multicast_detach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
550
551 int mthca_process_mad(struct ib_device *ibdev,
552                       int mad_flags,
553                       u8 port_num,
554                       struct _ib_wc *in_wc,
555                       struct _ib_grh *in_grh,
556                       struct ib_mad *in_mad,
557                       struct ib_mad *out_mad);
558
559 static inline struct mthca_dev *to_mdev(struct ib_device *ibdev)
560 {
561         return container_of(ibdev, struct mthca_dev, ib_dev);
562 }
563
564 static inline int mthca_is_memfree(struct mthca_dev *dev)
565 {
566         return dev->mthca_flags & MTHCA_FLAG_MEMFREE;
567 }
568
569 VOID
570 WriteEventLogEntry(
571         PVOID   pi_pIoObject,
572         ULONG   pi_ErrorCode,
573         ULONG   pi_UniqueErrorCode,
574         ULONG   pi_FinalStatus,
575         ULONG   pi_nDataItems,
576         ...
577         );
578
579 VOID
580 WriteEventLogEntryStr(
581         PVOID   pi_pIoObject,
582         ULONG   pi_ErrorCode,
583         ULONG   pi_UniqueErrorCode,
584         ULONG   pi_FinalStatus,
585         PWCHAR pi_InsertionStr,
586         ULONG   pi_nDataItems,
587         ...
588         );
589
590
591 static inline int mthca_is_livefish(struct mthca_dev *mdev)
592 {
593         return mdev->mthca_flags & MTHCA_FLAG_LIVEFISH;
594 }
595
596 void mthca_get_av_params(       struct mthca_ah *ah_p, u8 *port_num, __be16 *dlid, u8 *sr, u8 *path_bits );
597
598 void mthca_set_av_params(       struct mthca_dev *dev, struct mthca_ah *ah_p, struct ib_ah_attr *ah_attr );
599
600 int ib_uverbs_init(void);
601 void ib_uverbs_cleanup(void);
602 int mthca_ah_grh_present(struct mthca_ah *ah);
603
604 int mthca_max_srq_sge(struct mthca_dev *dev);
605
606
607 #endif /* MTHCA_DEV_H */