[MLTHCA] added polling mode support.
[mirror/winof/.git] / hw / mthca / kernel / mthca_dev.h
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Sun Microsystems, Inc. All rights reserved.
4  * Copyright (c) 2005 Cisco Systems.  All rights reserved.
5  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
6  * Copyright (c) 2004 Voltaire, Inc. All rights reserved.
7  * Copyright (c) 2006 SilverStorm Technologies, Inc.  All rights reserved.
8  *
9  * This software is available to you under a choice of one of two
10  * licenses.  You may choose to be licensed under the terms of the GNU
11  * General Public License (GPL) Version 2, available from the file
12  * COPYING in the main directory of this source tree, or the
13  * OpenIB.org BSD license below:
14  *
15  *     Redistribution and use in source and binary forms, with or
16  *     without modification, are permitted provided that the following
17  *     conditions are met:
18  *
19  *      - Redistributions of source code must retain the above
20  *        copyright notice, this list of conditions and the following
21  *        disclaimer.
22  *
23  *      - Redistributions in binary form must reproduce the above
24  *        copyright notice, this list of conditions and the following
25  *        disclaimer in the documentation and/or other materials
26  *        provided with the distribution.
27  *
28  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
29  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
30  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
31  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
32  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
33  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
34  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
35  * SOFTWARE.
36  *
37  * $Id$
38  */
39
40 #ifndef MTHCA_DEV_H
41 #define MTHCA_DEV_H
42
43 #include "hca_driver.h"
44 #include "mthca_log.h"
45 #include "mthca_provider.h"
46 #include "mthca_doorbell.h"
47
48 // must be synchronized with MTHCA.INF
49 #define DRV_NAME        "mthca"
50 #define PFX             DRV_NAME ": "
51 //TODO
52 #define DRV_VERSION     "1.0.0000.566"
53 #define DRV_RELDATE     "12/21/2006"
54
55 #define HZ              1000000 /* 1 sec in usecs */
56
57 enum {
58         MTHCA_FLAG_DDR_HIDDEN = 1 << 1,
59         MTHCA_FLAG_SRQ        = 1 << 2,
60         MTHCA_FLAG_MSI        = 1 << 3,
61         MTHCA_FLAG_MSI_X      = 1 << 4,
62         MTHCA_FLAG_NO_LAM     = 1 << 5,
63         MTHCA_FLAG_FMR        = 1 << 6,
64         MTHCA_FLAG_MEMFREE    = 1 << 7,
65         MTHCA_FLAG_PCIE           = 1 << 8,
66         MTHCA_FLAG_SINAI_OPT  = 1 << 9,
67         MTHCA_FLAG_LIVEFISH   = 1 << 10
68 };
69
70 enum {
71         MTHCA_MAX_PORTS = 2
72 };
73
74 enum {
75         MTHCA_BOARD_ID_LEN = 64
76 };
77
78 enum {
79         MTHCA_EQ_CONTEXT_SIZE =  0x40,
80         MTHCA_CQ_CONTEXT_SIZE =  0x40,
81         MTHCA_QP_CONTEXT_SIZE = 0x200,
82         MTHCA_RDB_ENTRY_SIZE  =  0x20,
83         MTHCA_AV_SIZE         =  0x20,
84         MTHCA_MGM_ENTRY_SIZE  =  0x40,
85
86         /* Arbel FW gives us these, but we need them for Tavor */
87         MTHCA_MPT_ENTRY_SIZE  =  0x40,
88         MTHCA_MTT_SEG_SIZE    =  0x40,
89
90         MTHCA_QP_PER_MGM      = 4 * (MTHCA_MGM_ENTRY_SIZE / 16 - 2)
91 };
92
93 enum {
94         MTHCA_EQ_CMD,
95         MTHCA_EQ_ASYNC,
96         MTHCA_EQ_COMP,
97         MTHCA_NUM_EQ
98 };
99
100 enum {
101         MTHCA_BYTES_PER_ATOMIC_COMPL = 8
102 };
103
104 enum mthca_wr_opcode{
105         MTHCA_OPCODE_NOP            = 0x00,
106         MTHCA_OPCODE_RDMA_WRITE     = 0x08,
107         MTHCA_OPCODE_RDMA_WRITE_IMM = 0x09,
108         MTHCA_OPCODE_SEND           = 0x0a,
109         MTHCA_OPCODE_SEND_IMM       = 0x0b,
110         MTHCA_OPCODE_RDMA_READ      = 0x10,
111         MTHCA_OPCODE_ATOMIC_CS      = 0x11,
112         MTHCA_OPCODE_ATOMIC_FA      = 0x12,
113         MTHCA_OPCODE_BIND_MW        = 0x18,
114         MTHCA_OPCODE_INVALID        = 0xff
115 };
116
117 struct mthca_cmd {
118         struct pci_pool          *pool;
119         int                       use_events;
120         KMUTEX            hcr_mutex;
121         KSEMAPHORE              poll_sem;
122         KSEMAPHORE        event_sem;
123         int                       max_cmds;
124         spinlock_t                context_lock;
125         int                       free_head;
126         struct mthca_cmd_context *context;
127         u16                       token_mask;
128 };
129
130 struct mthca_limits {
131         int      num_ports;
132         int      vl_cap;
133         int      mtu_cap;
134         int      gid_table_len;
135         int      pkey_table_len;
136         int      local_ca_ack_delay;
137         int      num_uars;
138         int      max_sg;
139         int      num_qps;
140         int      max_wqes;
141         int      max_desc_sz;
142         int      max_qp_init_rdma;
143         int      reserved_qps;
144         int      num_srqs;
145         int      max_srq_wqes;
146         int      max_srq_sge;
147         int      reserved_srqs;
148         int      num_eecs;
149         int      reserved_eecs;
150         int      num_cqs;
151         int      max_cqes;
152         int      reserved_cqs;
153         int      num_eqs;
154         int      reserved_eqs;
155         int      num_mpts;
156         int      num_mtt_segs;
157         int      fmr_reserved_mtts;
158         int      reserved_mtts;
159         int      reserved_mrws;
160         int      reserved_uars;
161         int      num_mgms;
162         int      num_amgms;
163         int      reserved_mcgs;
164         int      num_pds;
165         int      reserved_pds;
166         u32     page_size_cap;
167         u32      flags;
168         u8      port_width_cap;
169         u64      num_avs;
170 };
171
172 struct mthca_alloc {
173         u32            last;
174         u32            top;
175         u32            max;
176         u32            mask;
177         spinlock_t     lock;
178         unsigned long *table;
179 };
180
181 struct mthca_array {
182         struct {
183                 void    **page;
184                 int       used;
185         } *page_list;
186 };
187
188 struct mthca_uar_table {
189         struct mthca_alloc alloc;
190         u64                uarc_base;
191         int                uarc_size;
192 };
193
194 struct mthca_pd_table {
195         struct mthca_alloc alloc;
196 };
197
198 struct mthca_buddy {
199         unsigned long **bits;
200         int             max_order;
201         spinlock_t      lock;
202 };
203
204 struct mthca_mr_table {
205         struct mthca_alloc      mpt_alloc;
206         struct mthca_buddy      mtt_buddy;
207         struct mthca_buddy     *fmr_mtt_buddy;
208         u64                     mtt_base;
209         u64                     mpt_base;
210         struct mthca_icm_table *mtt_table;
211         struct mthca_icm_table *mpt_table;
212         struct {
213                 void __iomem   *mpt_base;
214                 SIZE_T mpt_base_size;
215                 void __iomem   *mtt_base;
216                 SIZE_T mtt_base_size;
217                 struct mthca_buddy mtt_buddy;
218         } tavor_fmr;
219 };
220
221 struct mthca_eq_table {
222         struct mthca_alloc alloc;
223         void __iomem      *clr_int;
224         u32                clr_mask;
225         u32                arm_mask;
226         struct mthca_eq    eq[MTHCA_NUM_EQ];
227         u64                icm_virt;
228         struct scatterlist sg;
229         int                have_irq;
230         u8                 inta_pin;
231         KLOCK_QUEUE_HANDLE  lockh;
232 #if 1//WORKAROUND_POLL_EQ
233         KEVENT          thread_start_event;
234         KEVENT          thread_stop_event;
235         BOOLEAN         bTerminated;
236         PVOID           threadObject;
237 #endif
238 };
239
240 struct mthca_cq_table {
241         struct mthca_alloc      alloc;
242         spinlock_t              lock;
243         struct mthca_array      cq;
244         struct mthca_icm_table *table;
245 };
246
247 struct mthca_srq_table {
248         struct mthca_alloc      alloc;
249         spinlock_t              lock;
250         struct mthca_array      srq;
251         struct mthca_icm_table *table;
252 };
253
254 struct mthca_qp_table {
255         struct mthca_alloc      alloc;
256         u32                     rdb_base;
257         int                     rdb_shift;
258         int                     sqp_start;
259         spinlock_t              lock;
260         struct mthca_array      qp;
261         struct mthca_icm_table *qp_table;
262         struct mthca_icm_table *eqp_table;
263         struct mthca_icm_table *rdb_table;
264 };
265
266 struct mthca_av_table {
267         struct pci_pool   *pool;
268         int                num_ddr_avs;
269         u64                ddr_av_base;
270         void __iomem      *av_map;
271         SIZE_T  av_map_size;
272         struct mthca_alloc alloc;
273 };
274
275 struct mthca_mcg_table {
276         KMUTEX          mutex;
277         struct mthca_alloc      alloc;
278         struct mthca_icm_table *table;
279 };
280
281 struct mthca_catas_err {
282         u64                     addr;
283         u32 __iomem            *map;
284         SIZE_T          map_size;
285         unsigned long           stop;
286         u32                     size;
287         KTIMER  timer;
288         KDPC  timer_dpc;
289         LARGE_INTEGER  interval;
290 };
291
292 struct mthca_dev {
293         struct ib_device  ib_dev;
294         hca_dev_ext_t *ext;
295         uplink_info_t uplink_info;
296         volatile long    dpc_lock;
297
298         int              hca_type;
299         unsigned long    mthca_flags;
300         unsigned long    device_cap_flags;
301
302         u32              rev_id;
303         char             board_id[MTHCA_BOARD_ID_LEN];
304
305         /* firmware info */
306         u64              fw_ver;
307         union {
308                 struct {
309                         u64 fw_start;
310                         u64 fw_end;
311                 }        tavor;
312                 struct {
313                         u64 clr_int_base;
314                         u64 eq_arm_base;
315                         u64 eq_set_ci_base;
316                         struct mthca_icm *fw_icm;
317                         struct mthca_icm *aux_icm;
318                         u16 fw_pages;
319                 }        arbel;
320         }                fw;
321
322         u64              ddr_start;
323         u64              ddr_end;
324
325         MTHCA_DECLARE_DOORBELL_LOCK(doorbell_lock)
326         KMUTEX cap_mask_mutex;
327
328         u8 __iomem    *hcr;
329         SIZE_T          hcr_size;
330         u8 __iomem    *kar;
331         SIZE_T          kar_size;
332         u8 __iomem    *clr_base;
333         SIZE_T          clr_base_size;
334         union {
335                 struct {
336                         void __iomem *ecr_base;
337                         SIZE_T ecr_base_size;
338                 } tavor;
339                 struct {
340                         void __iomem *eq_arm;
341                         SIZE_T eq_arm_size;
342                         void __iomem *eq_set_ci_base;
343                         SIZE_T eq_set_ci_base_size;
344                 } arbel;
345         } eq_regs;
346
347         struct mthca_cmd    cmd;
348         struct mthca_limits limits;
349
350         struct mthca_uar_table uar_table;
351         struct mthca_pd_table  pd_table;
352         struct mthca_mr_table  mr_table;
353         struct mthca_eq_table  eq_table;
354         struct mthca_cq_table  cq_table;
355         struct mthca_srq_table srq_table;
356         struct mthca_qp_table  qp_table;
357         struct mthca_av_table  av_table;
358         struct mthca_mcg_table mcg_table;
359         struct mthca_catas_err catas_err;
360         struct mthca_uar       driver_uar;
361         struct mthca_db_table *db_tab;
362         struct mthca_pd        driver_pd;
363         struct mthca_mr        driver_mr;
364
365         struct ib_mad_agent  *send_agent[MTHCA_MAX_PORTS][2];
366         struct ib_ah         *sm_ah[MTHCA_MAX_PORTS];
367         spinlock_t            sm_lock;
368         u32     state;
369 };
370
371 // mthca_dev states
372 enum {
373         MTHCA_DEV_UNINITIALIZED,
374         MTHCA_DEV_INITIALIZED,
375         MTHCA_DEV_FAILED
376 };      
377
378 enum {
379         MTHCA_CQ_ENTRY_SIZE = 0x20
380 };
381
382                 
383
384 #define MTHCA_GET(dest, source, offset)                               \
385         {                                                          \
386                 void *__p = (char *) (source) + (offset);             \
387                 void *__q = &(dest);            \
388                 switch (sizeof (dest)) {                              \
389                         case 1: *(u8 *)__q = *(u8 *) __p;       break;    \
390                         case 2: *(u16 *)__q = (u16)cl_ntoh16(*(u16 *)__p); break;    \
391                         case 4: *(u32 *)__q = (u32)cl_ntoh32(*(u32 *)__p); break;    \
392                         case 8: *(u64 *)__q = (u64)cl_ntoh64(*(u64 *)__p); break;    \
393                         default: ASSERT(0);          \
394                 }                                                     \
395         } 
396
397
398 #define MTHCA_PUT(dest, source, offset)                               \
399         {                                                          \
400                 void *__d = ((char *) (dest) + (offset));             \
401                 switch (sizeof(source)) {                             \
402                 case 1: *(u8 *) __d = (u8)(source);                break; \
403                 case 2: *(__be16 *) __d = cl_hton16((u16)source); break; \
404                 case 4: *(__be32 *) __d = cl_hton32((u32)source); break; \
405                 case 8: *(__be64 *) __d = cl_hton64((u64)source); break; \
406                 default: ASSERT(0);          \
407                 }                                                     \
408         } 
409
410 NTSTATUS mthca_reset(struct mthca_dev *mdev);
411
412 u32 mthca_alloc(struct mthca_alloc *alloc);
413 void mthca_free(struct mthca_alloc *alloc, u32 obj);
414 int mthca_alloc_init(struct mthca_alloc *alloc, u32 num, u32 mask,
415                      u32 reserved);
416 void mthca_alloc_cleanup(struct mthca_alloc *alloc);
417 void *mthca_array_get(struct mthca_array *array, int index);
418 int mthca_array_set(struct mthca_array *array, int index, void *value);
419 void mthca_array_clear(struct mthca_array *array, int index);
420 int mthca_array_init(struct mthca_array *array, int nent);
421 void mthca_array_cleanup(struct mthca_array *array, int nent);
422 int mthca_buf_alloc(struct mthca_dev *dev, int size, int max_direct,
423                     union mthca_buf *buf, int *is_direct, struct mthca_pd *pd,
424                     int hca_write, struct mthca_mr *mr);
425 void mthca_buf_free(struct mthca_dev *dev, int size, union mthca_buf *buf,
426                     int is_direct, struct mthca_mr *mr);
427
428 int mthca_init_uar_table(struct mthca_dev *dev);
429 int mthca_init_pd_table(struct mthca_dev *dev);
430 int mthca_init_mr_table(struct mthca_dev *dev);
431 int mthca_init_eq_table(struct mthca_dev *dev);
432 int mthca_init_cq_table(struct mthca_dev *dev);
433 int mthca_init_srq_table(struct mthca_dev *dev);
434 int mthca_init_qp_table(struct mthca_dev *dev);
435 int mthca_init_av_table(struct mthca_dev *dev);
436 int mthca_init_mcg_table(struct mthca_dev *dev);
437
438 void mthca_cleanup_uar_table(struct mthca_dev *dev);
439 void mthca_cleanup_pd_table(struct mthca_dev *dev);
440 void mthca_cleanup_mr_table(struct mthca_dev *dev);
441 void mthca_cleanup_eq_table(struct mthca_dev *dev);
442 void mthca_cleanup_cq_table(struct mthca_dev *dev);
443 void mthca_cleanup_srq_table(struct mthca_dev *dev);
444 void mthca_cleanup_qp_table(struct mthca_dev *dev);
445 void mthca_cleanup_av_table(struct mthca_dev *dev);
446 void mthca_cleanup_mcg_table(struct mthca_dev *dev);
447
448 int mthca_register_device(struct mthca_dev *dev);
449 void mthca_unregister_device(struct mthca_dev *dev);
450
451 void mthca_start_catas_poll(struct mthca_dev *dev);
452 void mthca_stop_catas_poll(struct mthca_dev *dev);
453
454 int mthca_uar_alloc(struct mthca_dev *dev, struct mthca_uar *uar);
455 void mthca_uar_free(struct mthca_dev *dev, struct mthca_uar *uar);
456
457 int mthca_pd_alloc(struct mthca_dev *dev, int privileged, struct mthca_pd *pd);
458 void mthca_pd_free(struct mthca_dev *dev, struct mthca_pd *pd);
459
460 struct mthca_mtt *mthca_alloc_mtt(struct mthca_dev *dev, int size);
461 void mthca_free_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt);
462 int mthca_write_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt,
463                     int start_index, u64 *buffer_list, int list_len);
464 int mthca_mr_alloc(struct mthca_dev *dev, u32 pd, int buffer_size_shift,
465                    u64 iova, u64 total_size, mthca_mpt_access_t access, struct mthca_mr *mr);
466 int mthca_mr_alloc_notrans(struct mthca_dev *dev, u32 pd,
467                            mthca_mpt_access_t access, struct mthca_mr *mr);
468 int mthca_mr_alloc_phys(struct mthca_dev *dev, u32 pd,
469                         u64 *buffer_list, int buffer_size_shift,
470                         int list_len, u64 iova, u64 total_size,
471                         mthca_mpt_access_t access, struct mthca_mr *mr);
472 void mthca_free_mr(struct mthca_dev *dev,  struct mthca_mr *mr);
473
474 int mthca_fmr_alloc(struct mthca_dev *dev, u32 pd,
475                     mthca_mpt_access_t access, struct mthca_fmr *fmr);
476 int mthca_tavor_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
477                              int list_len, u64 iova);
478 void mthca_tavor_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
479 int mthca_arbel_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
480                              int list_len, u64 iova);
481 void mthca_arbel_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
482 int mthca_free_fmr(struct mthca_dev *dev,  struct mthca_fmr *fmr);
483
484 int mthca_map_eq_icm(struct mthca_dev *dev, u64 icm_virt);
485 void mthca_unmap_eq_icm(struct mthca_dev *dev);
486
487 int mthca_poll_cq(struct ib_cq *ibcq, int num_entries,
488                   struct _ib_wc *entry);
489 int mthca_tavor_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
490 int mthca_arbel_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
491 int mthca_init_cq(struct mthca_dev *dev, int nent,
492                   struct mthca_ucontext *ctx, u32 pdn,
493                   struct mthca_cq *cq);
494 void mthca_free_cq(struct mthca_dev *dev,
495                    struct mthca_cq *cq);
496 void mthca_cq_completion(struct mthca_dev *dev, u32 cqn);
497 void mthca_cq_event(struct mthca_dev *dev, u32 cqn,
498         enum ib_event_type event_type);
499 void mthca_cq_clean(struct mthca_dev *dev, u32 cqn, u32 qpn,
500             struct mthca_srq *srq);
501
502 int mthca_alloc_srq(struct mthca_dev *dev, struct mthca_pd *pd,
503         ib_srq_attr_t *attr, struct mthca_srq *srq);
504 void mthca_free_srq(struct mthca_dev *dev, struct mthca_srq *srq);
505 int mthca_modify_srq(struct ib_srq *ibsrq, ib_srq_attr_t *attr,
506         ib_srq_attr_mask_t attr_mask);
507 void mthca_srq_event(struct mthca_dev *dev, u32 srqn,
508                      enum ib_event_type event_type, u8 vendor_code);
509 void mthca_free_srq_wqe(struct mthca_srq *srq, u32 wqe_addr);
510 int mthca_tavor_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
511                               struct _ib_recv_wr **bad_wr);
512 int mthca_arbel_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
513                               struct _ib_recv_wr **bad_wr);
514
515 void mthca_qp_event(struct mthca_dev *dev, u32 qpn,
516                     enum ib_event_type event_type, u8 vendor_code);
517 int mthca_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr, int attr_mask);
518 int mthca_query_qp(struct ib_qp *ibqp, struct ib_qp_attr *qp_attr, int qp_attr_mask,
519                    struct ib_qp_init_attr *qp_init_attr);
520 int mthca_tavor_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
521                           struct _ib_send_wr **bad_wr);
522 int mthca_tavor_post_recv(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
523                              struct _ib_recv_wr **bad_wr);
524 int mthca_arbel_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
525                           struct _ib_send_wr **bad_wr);
526 int mthca_arbel_post_recv(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
527                              struct _ib_recv_wr **bad_wr);
528 void mthca_free_err_wqe(struct mthca_dev *dev, struct mthca_qp *qp, int is_send,
529                        int index, int *dbd, __be32 *new_wqe);
530 int mthca_alloc_qp(struct mthca_dev *dev,
531                    struct mthca_pd *pd,
532                    struct mthca_cq *send_cq,
533                    struct mthca_cq *recv_cq,
534                    enum ib_qp_type_t type,
535                    enum ib_sig_type send_policy,
536                    struct ib_qp_cap *cap,
537                    struct mthca_qp *qp);
538 int mthca_alloc_sqp(struct mthca_dev *dev,
539                     struct mthca_pd *pd,
540                     struct mthca_cq *send_cq,
541                     struct mthca_cq *recv_cq,
542                     enum ib_sig_type send_policy,
543                     struct ib_qp_cap *cap,
544                     int qpn,
545                     int port,
546                     struct mthca_sqp *sqp);
547 void mthca_free_qp(struct mthca_dev *dev, struct mthca_qp *qp);
548 int mthca_create_ah(struct mthca_dev *dev,
549                     struct mthca_pd *pd,
550                     struct ib_ah_attr *ah_attr,
551                     struct mthca_ah *ah);
552 int mthca_destroy_ah(struct mthca_dev *dev, struct mthca_ah *ah);
553 int mthca_read_ah(struct mthca_dev *dev, struct mthca_ah *ah,
554                   struct ib_ud_header *header);
555
556 int mthca_multicast_attach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
557 int mthca_multicast_detach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
558
559 int mthca_process_mad(struct ib_device *ibdev,
560                       int mad_flags,
561                       u8 port_num,
562                       struct _ib_wc *in_wc,
563                       struct _ib_grh *in_grh,
564                       struct ib_mad *in_mad,
565                       struct ib_mad *out_mad);
566
567 static inline struct mthca_dev *to_mdev(struct ib_device *ibdev)
568 {
569         return container_of(ibdev, struct mthca_dev, ib_dev);
570 }
571
572 static inline int mthca_is_memfree(struct mthca_dev *dev)
573 {
574         return dev->mthca_flags & MTHCA_FLAG_MEMFREE;
575 }
576
577 VOID
578 WriteEventLogEntry(
579         PVOID   pi_pIoObject,
580         ULONG   pi_ErrorCode,
581         ULONG   pi_UniqueErrorCode,
582         ULONG   pi_FinalStatus,
583         ULONG   pi_nDataItems,
584         ...
585         );
586
587 VOID
588 WriteEventLogEntryStr(
589         PVOID   pi_pIoObject,
590         ULONG   pi_ErrorCode,
591         ULONG   pi_UniqueErrorCode,
592         ULONG   pi_FinalStatus,
593         PWCHAR pi_InsertionStr,
594         ULONG   pi_nDataItems,
595         ...
596         );
597
598
599 static inline int mthca_is_livefish(struct mthca_dev *mdev)
600 {
601         return mdev->mthca_flags & MTHCA_FLAG_LIVEFISH;
602 }
603
604 void mthca_get_av_params(       struct mthca_ah *ah_p, u8 *port_num, __be16 *dlid, u8 *sr, u8 *path_bits );
605
606 void mthca_set_av_params(       struct mthca_dev *dev, struct mthca_ah *ah_p, struct ib_ah_attr *ah_attr );
607
608 int ib_uverbs_init(void);
609 void ib_uverbs_cleanup(void);
610 int mthca_ah_grh_present(struct mthca_ah *ah);
611
612 int mthca_max_srq_sge(struct mthca_dev *dev);
613
614
615 #endif /* MTHCA_DEV_H */