[MTHCA\MT23108\IBAL] change to support TRAP and TRAP_REPRESS
[mirror/winof/.git] / hw / mthca / kernel / mthca_dev.h
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Sun Microsystems, Inc. All rights reserved.
4  * Copyright (c) 2005 Cisco Systems.  All rights reserved.
5  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
6  * Copyright (c) 2004 Voltaire, Inc. All rights reserved.
7  * Copyright (c) 2006 SilverStorm Technologies, Inc.  All rights reserved.
8  *
9  * This software is available to you under a choice of one of two
10  * licenses.  You may choose to be licensed under the terms of the GNU
11  * General Public License (GPL) Version 2, available from the file
12  * COPYING in the main directory of this source tree, or the
13  * OpenIB.org BSD license below:
14  *
15  *     Redistribution and use in source and binary forms, with or
16  *     without modification, are permitted provided that the following
17  *     conditions are met:
18  *
19  *      - Redistributions of source code must retain the above
20  *        copyright notice, this list of conditions and the following
21  *        disclaimer.
22  *
23  *      - Redistributions in binary form must reproduce the above
24  *        copyright notice, this list of conditions and the following
25  *        disclaimer in the documentation and/or other materials
26  *        provided with the distribution.
27  *
28  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
29  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
30  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
31  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
32  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
33  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
34  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
35  * SOFTWARE.
36  *
37  * $Id$
38  */
39
40 #ifndef MTHCA_DEV_H
41 #define MTHCA_DEV_H
42
43 #include "hca_driver.h"
44 #include "mthca_log.h"
45 #include "mthca_provider.h"
46 #include "mthca_doorbell.h"
47
48 // must be synchronized with MTHCA.INF
49 #define DRV_NAME        "mthca"
50 #define PFX             DRV_NAME ": "
51 #define DRV_VERSION     "1.0.0000.506"
52 #define DRV_RELDATE     "09/19/2006"
53
54 #define HZ              1000000 /* 1 sec in usecs */
55
56 enum {
57         MTHCA_FLAG_DDR_HIDDEN = 1 << 1,
58         MTHCA_FLAG_SRQ        = 1 << 2,
59         MTHCA_FLAG_MSI        = 1 << 3,
60         MTHCA_FLAG_MSI_X      = 1 << 4,
61         MTHCA_FLAG_NO_LAM     = 1 << 5,
62         MTHCA_FLAG_FMR        = 1 << 6,
63         MTHCA_FLAG_MEMFREE    = 1 << 7,
64         MTHCA_FLAG_PCIE           = 1 << 8,
65         MTHCA_FLAG_SINAI_OPT  = 1 << 9,
66         MTHCA_FLAG_LIVEFISH   = 1 << 10
67 };
68
69 enum {
70         MTHCA_MAX_PORTS = 2
71 };
72
73 enum {
74         MTHCA_BOARD_ID_LEN = 64
75 };
76
77 enum {
78         MTHCA_EQ_CONTEXT_SIZE =  0x40,
79         MTHCA_CQ_CONTEXT_SIZE =  0x40,
80         MTHCA_QP_CONTEXT_SIZE = 0x200,
81         MTHCA_RDB_ENTRY_SIZE  =  0x20,
82         MTHCA_AV_SIZE         =  0x20,
83         MTHCA_MGM_ENTRY_SIZE  =  0x40,
84
85         /* Arbel FW gives us these, but we need them for Tavor */
86         MTHCA_MPT_ENTRY_SIZE  =  0x40,
87         MTHCA_MTT_SEG_SIZE    =  0x40,
88
89         MTHCA_QP_PER_MGM      = 4 * (MTHCA_MGM_ENTRY_SIZE / 16 - 2)
90 };
91
92 enum {
93         MTHCA_EQ_CMD,
94         MTHCA_EQ_ASYNC,
95         MTHCA_EQ_COMP,
96         MTHCA_NUM_EQ
97 };
98
99 enum mthca_wr_opcode{
100         MTHCA_OPCODE_NOP            = 0x00,
101         MTHCA_OPCODE_RDMA_WRITE     = 0x08,
102         MTHCA_OPCODE_RDMA_WRITE_IMM = 0x09,
103         MTHCA_OPCODE_SEND           = 0x0a,
104         MTHCA_OPCODE_SEND_IMM       = 0x0b,
105         MTHCA_OPCODE_RDMA_READ      = 0x10,
106         MTHCA_OPCODE_ATOMIC_CS      = 0x11,
107         MTHCA_OPCODE_ATOMIC_FA      = 0x12,
108         MTHCA_OPCODE_BIND_MW        = 0x18,
109         MTHCA_OPCODE_INVALID        = 0xff
110 };
111
112 struct mthca_cmd {
113         struct pci_pool          *pool;
114         int                       use_events;
115         KMUTEX            hcr_mutex;
116         KSEMAPHORE              poll_sem;
117         KSEMAPHORE        event_sem;
118         int                       max_cmds;
119         spinlock_t                context_lock;
120         int                       free_head;
121         struct mthca_cmd_context *context;
122         u16                       token_mask;
123 };
124
125 struct mthca_limits {
126         int      num_ports;
127         int      vl_cap;
128         int      mtu_cap;
129         int      gid_table_len;
130         int      pkey_table_len;
131         int      local_ca_ack_delay;
132         int      num_uars;
133         int      max_sg;
134         int      num_qps;
135         int      max_wqes;
136         int      max_desc_sz;
137         int      max_qp_init_rdma;
138         int      reserved_qps;
139         int      num_srqs;
140         int      reserved_srqs;
141         int      max_srq_wqes;
142         int      num_eecs;
143         int      reserved_eecs;
144         int      num_cqs;
145         int      max_cqes;
146         int      reserved_cqs;
147         int      num_eqs;
148         int      reserved_eqs;
149         int      num_mpts;
150         int      num_mtt_segs;
151         int      fmr_reserved_mtts;
152         int      reserved_mtts;
153         int      reserved_mrws;
154         int      reserved_uars;
155         int      num_mgms;
156         int      num_amgms;
157         int      reserved_mcgs;
158         int      num_pds;
159         int      reserved_pds;
160         u32     page_size_cap;
161         u32      flags;
162         u8      port_width_cap;
163 };
164
165 struct mthca_alloc {
166         u32            last;
167         u32            top;
168         u32            max;
169         u32            mask;
170         spinlock_t     lock;
171         unsigned long *table;
172 };
173
174 struct mthca_array {
175         struct {
176                 void    **page;
177                 int       used;
178         } *page_list;
179 };
180
181 struct mthca_uar_table {
182         struct mthca_alloc alloc;
183         u64                uarc_base;
184         int                uarc_size;
185 };
186
187 struct mthca_pd_table {
188         struct mthca_alloc alloc;
189 };
190
191 struct mthca_buddy {
192         unsigned long **bits;
193         int             max_order;
194         spinlock_t      lock;
195 };
196
197 struct mthca_mr_table {
198         struct mthca_alloc      mpt_alloc;
199         struct mthca_buddy      mtt_buddy;
200         struct mthca_buddy     *fmr_mtt_buddy;
201         u64                     mtt_base;
202         u64                     mpt_base;
203         struct mthca_icm_table *mtt_table;
204         struct mthca_icm_table *mpt_table;
205         struct {
206                 void __iomem   *mpt_base;
207                 SIZE_T mpt_base_size;
208                 void __iomem   *mtt_base;
209                 SIZE_T mtt_base_size;
210                 struct mthca_buddy mtt_buddy;
211         } tavor_fmr;
212 };
213
214 struct mthca_eq_table {
215         struct mthca_alloc alloc;
216         void __iomem      *clr_int;
217         u32                clr_mask;
218         u32                arm_mask;
219         struct mthca_eq    eq[MTHCA_NUM_EQ];
220         u64                icm_virt;
221         struct scatterlist sg;
222         int                have_irq;
223         u8                 inta_pin;
224         KLOCK_QUEUE_HANDLE  lockh;
225 };
226
227 struct mthca_cq_table {
228         struct mthca_alloc      alloc;
229         spinlock_t              lock;
230         struct mthca_array      cq;
231         struct mthca_icm_table *table;
232 };
233
234 struct mthca_srq_table {
235         struct mthca_alloc      alloc;
236         spinlock_t              lock;
237         struct mthca_array      srq;
238         struct mthca_icm_table *table;
239 };
240
241 struct mthca_qp_table {
242         struct mthca_alloc      alloc;
243         u32                     rdb_base;
244         int                     rdb_shift;
245         int                     sqp_start;
246         spinlock_t              lock;
247         struct mthca_array      qp;
248         struct mthca_icm_table *qp_table;
249         struct mthca_icm_table *eqp_table;
250         struct mthca_icm_table *rdb_table;
251 };
252
253 struct mthca_av_table {
254         struct pci_pool   *pool;
255         int                num_ddr_avs;
256         u64                ddr_av_base;
257         void __iomem      *av_map;
258         SIZE_T  av_map_size;
259         struct mthca_alloc alloc;
260 };
261
262 struct mthca_mcg_table {
263         KMUTEX          mutex;
264         struct mthca_alloc      alloc;
265         struct mthca_icm_table *table;
266 };
267
268 struct mthca_catas_err {
269         u64                     addr;
270         u32 __iomem            *map;
271         SIZE_T          map_size;
272         unsigned long           stop;
273         u32                     size;
274         KTIMER  timer;
275         KDPC  timer_dpc;
276         LARGE_INTEGER  interval;
277 };
278
279 struct mthca_dev {
280         struct ib_device  ib_dev;
281         hca_dev_ext_t *ext;
282         uplink_info_t uplink_info;
283         volatile long    dpc_lock;
284
285         int              hca_type;
286         unsigned long    mthca_flags;
287         unsigned long    device_cap_flags;
288
289         u32              rev_id;
290         char             board_id[MTHCA_BOARD_ID_LEN];
291
292         /* firmware info */
293         u64              fw_ver;
294         union {
295                 struct {
296                         u64 fw_start;
297                         u64 fw_end;
298                 }        tavor;
299                 struct {
300                         u64 clr_int_base;
301                         u64 eq_arm_base;
302                         u64 eq_set_ci_base;
303                         struct mthca_icm *fw_icm;
304                         struct mthca_icm *aux_icm;
305                         u16 fw_pages;
306                 }        arbel;
307         }                fw;
308
309         u64              ddr_start;
310         u64              ddr_end;
311
312         MTHCA_DECLARE_DOORBELL_LOCK(doorbell_lock)
313         KMUTEX cap_mask_mutex;
314
315         u8 __iomem    *hcr;
316         SIZE_T          hcr_size;
317         u8 __iomem    *kar;
318         SIZE_T          kar_size;
319         u8 __iomem    *clr_base;
320         SIZE_T          clr_base_size;
321         union {
322                 struct {
323                         void __iomem *ecr_base;
324                         SIZE_T ecr_base_size;
325                 } tavor;
326                 struct {
327                         void __iomem *eq_arm;
328                         SIZE_T eq_arm_size;
329                         void __iomem *eq_set_ci_base;
330                         SIZE_T eq_set_ci_base_size;
331                 } arbel;
332         } eq_regs;
333
334         struct mthca_cmd    cmd;
335         struct mthca_limits limits;
336
337         struct mthca_uar_table uar_table;
338         struct mthca_pd_table  pd_table;
339         struct mthca_mr_table  mr_table;
340         struct mthca_eq_table  eq_table;
341         struct mthca_cq_table  cq_table;
342         struct mthca_srq_table srq_table;
343         struct mthca_qp_table  qp_table;
344         struct mthca_av_table  av_table;
345         struct mthca_mcg_table mcg_table;
346         struct mthca_catas_err catas_err;
347         struct mthca_uar       driver_uar;
348         struct mthca_db_table *db_tab;
349         struct mthca_pd        driver_pd;
350         struct mthca_mr        driver_mr;
351
352         struct ib_mad_agent  *send_agent[MTHCA_MAX_PORTS][2];
353         struct ib_ah         *sm_ah[MTHCA_MAX_PORTS];
354         spinlock_t            sm_lock;
355         u32     state;
356 };
357
358 // mthca_dev states
359 enum {
360         MTHCA_DEV_UNINITIALIZED,
361         MTHCA_DEV_INITIALIZED,
362         MTHCA_DEV_FAILED
363 };      
364
365 enum {
366         MTHCA_CQ_ENTRY_SIZE = 0x20
367 };
368
369                 
370
371 #define MTHCA_GET(dest, source, offset)                               \
372         {                                                          \
373                 void *__p = (char *) (source) + (offset);             \
374                 void *__q = &(dest);            \
375                 switch (sizeof (dest)) {                              \
376                         case 1: *(u8 *)__q = *(u8 *) __p;       break;    \
377                         case 2: *(u16 *)__q = (u16)cl_ntoh16(*(u16 *)__p); break;    \
378                         case 4: *(u32 *)__q = (u32)cl_ntoh32(*(u32 *)__p); break;    \
379                         case 8: *(u64 *)__q = (u64)cl_ntoh64(*(u64 *)__p); break;    \
380                         default: ASSERT(0);          \
381                 }                                                     \
382         } 
383
384
385 #define MTHCA_PUT(dest, source, offset)                               \
386         {                                                          \
387                 void *__d = ((char *) (dest) + (offset));             \
388                 switch (sizeof(source)) {                             \
389                 case 1: *(u8 *) __d = (u8)(source);                break; \
390                 case 2: *(__be16 *) __d = cl_hton16((u16)source); break; \
391                 case 4: *(__be32 *) __d = cl_hton32((u32)source); break; \
392                 case 8: *(__be64 *) __d = cl_hton64((u64)source); break; \
393                 default: ASSERT(0);          \
394                 }                                                     \
395         } 
396
397 NTSTATUS mthca_reset(struct mthca_dev *mdev);
398
399 u32 mthca_alloc(struct mthca_alloc *alloc);
400 void mthca_free(struct mthca_alloc *alloc, u32 obj);
401 int mthca_alloc_init(struct mthca_alloc *alloc, u32 num, u32 mask,
402                      u32 reserved);
403 void mthca_alloc_cleanup(struct mthca_alloc *alloc);
404 void *mthca_array_get(struct mthca_array *array, int index);
405 int mthca_array_set(struct mthca_array *array, int index, void *value);
406 void mthca_array_clear(struct mthca_array *array, int index);
407 int mthca_array_init(struct mthca_array *array, int nent);
408 void mthca_array_cleanup(struct mthca_array *array, int nent);
409 int mthca_buf_alloc(struct mthca_dev *dev, int size, int max_direct,
410                     union mthca_buf *buf, int *is_direct, struct mthca_pd *pd,
411                     int hca_write, struct mthca_mr *mr);
412 void mthca_buf_free(struct mthca_dev *dev, int size, union mthca_buf *buf,
413                     int is_direct, struct mthca_mr *mr);
414
415 int mthca_init_uar_table(struct mthca_dev *dev);
416 int mthca_init_pd_table(struct mthca_dev *dev);
417 int mthca_init_mr_table(struct mthca_dev *dev);
418 int mthca_init_eq_table(struct mthca_dev *dev);
419 int mthca_init_cq_table(struct mthca_dev *dev);
420 int mthca_init_srq_table(struct mthca_dev *dev);
421 int mthca_init_qp_table(struct mthca_dev *dev);
422 int mthca_init_av_table(struct mthca_dev *dev);
423 int mthca_init_mcg_table(struct mthca_dev *dev);
424
425 void mthca_cleanup_uar_table(struct mthca_dev *dev);
426 void mthca_cleanup_pd_table(struct mthca_dev *dev);
427 void mthca_cleanup_mr_table(struct mthca_dev *dev);
428 void mthca_cleanup_eq_table(struct mthca_dev *dev);
429 void mthca_cleanup_cq_table(struct mthca_dev *dev);
430 void mthca_cleanup_srq_table(struct mthca_dev *dev);
431 void mthca_cleanup_qp_table(struct mthca_dev *dev);
432 void mthca_cleanup_av_table(struct mthca_dev *dev);
433 void mthca_cleanup_mcg_table(struct mthca_dev *dev);
434
435 int mthca_register_device(struct mthca_dev *dev);
436 void mthca_unregister_device(struct mthca_dev *dev);
437
438 void mthca_start_catas_poll(struct mthca_dev *dev);
439 void mthca_stop_catas_poll(struct mthca_dev *dev);
440
441 int mthca_uar_alloc(struct mthca_dev *dev, struct mthca_uar *uar);
442 void mthca_uar_free(struct mthca_dev *dev, struct mthca_uar *uar);
443
444 int mthca_pd_alloc(struct mthca_dev *dev, int privileged, struct mthca_pd *pd);
445 void mthca_pd_free(struct mthca_dev *dev, struct mthca_pd *pd);
446
447 struct mthca_mtt *mthca_alloc_mtt(struct mthca_dev *dev, int size);
448 void mthca_free_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt);
449 int mthca_write_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt,
450                     int start_index, u64 *buffer_list, int list_len);
451 int mthca_mr_alloc(struct mthca_dev *dev, u32 pd, int buffer_size_shift,
452                    u64 iova, u64 total_size, mthca_mpt_access_t access, struct mthca_mr *mr);
453 int mthca_mr_alloc_notrans(struct mthca_dev *dev, u32 pd,
454                            mthca_mpt_access_t access, struct mthca_mr *mr);
455 int mthca_mr_alloc_phys(struct mthca_dev *dev, u32 pd,
456                         u64 *buffer_list, int buffer_size_shift,
457                         int list_len, u64 iova, u64 total_size,
458                         mthca_mpt_access_t access, struct mthca_mr *mr);
459 void mthca_free_mr(struct mthca_dev *dev,  struct mthca_mr *mr);
460
461 int mthca_fmr_alloc(struct mthca_dev *dev, u32 pd,
462                     mthca_mpt_access_t access, struct mthca_fmr *fmr);
463 int mthca_tavor_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
464                              int list_len, u64 iova);
465 void mthca_tavor_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
466 int mthca_arbel_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
467                              int list_len, u64 iova);
468 void mthca_arbel_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
469 int mthca_free_fmr(struct mthca_dev *dev,  struct mthca_fmr *fmr);
470
471 int mthca_map_eq_icm(struct mthca_dev *dev, u64 icm_virt);
472 void mthca_unmap_eq_icm(struct mthca_dev *dev);
473
474 int mthca_poll_cq(struct ib_cq *ibcq, int num_entries,
475                   struct _ib_wc *entry);
476 int mthca_tavor_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
477 int mthca_arbel_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
478 int mthca_init_cq(struct mthca_dev *dev, int nent,
479                   struct mthca_ucontext *ctx, u32 pdn,
480                   struct mthca_cq *cq);
481 void mthca_free_cq(struct mthca_dev *dev,
482                    struct mthca_cq *cq);
483 void mthca_cq_completion(struct mthca_dev *dev, u32 cqn);
484 void mthca_cq_event(struct mthca_dev *dev, u32 cqn,
485         enum ib_event_type event_type);
486 void mthca_cq_clean(struct mthca_dev *dev, u32 cqn, u32 qpn,
487             struct mthca_srq *srq);
488
489 int mthca_alloc_srq(struct mthca_dev *dev, struct mthca_pd *pd,
490                     struct ib_srq_attr *attr, struct mthca_srq *srq);
491 void mthca_free_srq(struct mthca_dev *dev, struct mthca_srq *srq);
492 int mthca_modify_srq(struct ib_srq *ibsrq, struct ib_srq_attr *attr,
493         enum ib_srq_attr_mask attr_mask);
494 void mthca_srq_event(struct mthca_dev *dev, u32 srqn,
495                      enum ib_event_type event_type);
496 void mthca_free_srq_wqe(struct mthca_srq *srq, u32 wqe_addr);
497 int mthca_tavor_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
498                               struct _ib_recv_wr **bad_wr);
499 int mthca_arbel_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
500                               struct _ib_recv_wr **bad_wr);
501
502 void mthca_qp_event(struct mthca_dev *dev, u32 qpn,
503                     enum ib_event_type event_type, u8 vendor_code);
504 int mthca_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr, int attr_mask);
505 int mthca_tavor_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
506                           struct _ib_send_wr **bad_wr);
507 int mthca_tavor_post_receive(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
508                              struct _ib_recv_wr **bad_wr);
509 int mthca_arbel_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
510                           struct _ib_send_wr **bad_wr);
511 int mthca_arbel_post_receive(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
512                              struct _ib_recv_wr **bad_wr);
513 void mthca_free_err_wqe(struct mthca_dev *dev, struct mthca_qp *qp, int is_send,
514                        int index, int *dbd, __be32 *new_wqe);
515 int mthca_alloc_qp(struct mthca_dev *dev,
516                    struct mthca_pd *pd,
517                    struct mthca_cq *send_cq,
518                    struct mthca_cq *recv_cq,
519                    enum ib_qp_type_t type,
520                    enum ib_sig_type send_policy,
521                    struct ib_qp_cap *cap,
522                    struct mthca_qp *qp);
523 int mthca_alloc_sqp(struct mthca_dev *dev,
524                     struct mthca_pd *pd,
525                     struct mthca_cq *send_cq,
526                     struct mthca_cq *recv_cq,
527                     enum ib_sig_type send_policy,
528                     struct ib_qp_cap *cap,
529                     int qpn,
530                     int port,
531                     struct mthca_sqp *sqp);
532 void mthca_free_qp(struct mthca_dev *dev, struct mthca_qp *qp);
533 int mthca_create_ah(struct mthca_dev *dev,
534                     struct mthca_pd *pd,
535                     struct ib_ah_attr *ah_attr,
536                     struct mthca_ah *ah);
537 int mthca_destroy_ah(struct mthca_dev *dev, struct mthca_ah *ah);
538 int mthca_read_ah(struct mthca_dev *dev, struct mthca_ah *ah,
539                   struct ib_ud_header *header);
540
541 int mthca_multicast_attach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
542 int mthca_multicast_detach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
543
544 int mthca_process_mad(struct ib_device *ibdev,
545                       int mad_flags,
546                       u8 port_num,
547                       struct _ib_wc *in_wc,
548                       struct _ib_grh *in_grh,
549                       struct ib_mad *in_mad,
550                       struct ib_mad *out_mad);
551
552 static inline struct mthca_dev *to_mdev(struct ib_device *ibdev)
553 {
554         return container_of(ibdev, struct mthca_dev, ib_dev);
555 }
556
557 static inline int mthca_is_memfree(struct mthca_dev *dev)
558 {
559         return dev->mthca_flags & MTHCA_FLAG_MEMFREE;
560 }
561
562 VOID
563 WriteEventLogEntry(
564         PVOID   pi_pIoObject,
565         ULONG   pi_ErrorCode,
566         ULONG   pi_UniqueErrorCode,
567         ULONG   pi_FinalStatus,
568         ULONG   pi_nDataItems,
569         ...
570         );
571
572 VOID
573 WriteEventLogEntryStr(
574         PVOID   pi_pIoObject,
575         ULONG   pi_ErrorCode,
576         ULONG   pi_UniqueErrorCode,
577         ULONG   pi_FinalStatus,
578         PWCHAR pi_InsertionStr,
579         ULONG   pi_nDataItems,
580         ...
581         );
582
583
584 static inline int mthca_is_livefish(struct mthca_dev *mdev)
585 {
586         return mdev->mthca_flags & MTHCA_FLAG_LIVEFISH;
587 }
588
589 void mthca_get_av_params(       struct mthca_ah *ah_p, u8 *port_num, __be16 *dlid, u8 *sr, u8 *path_bits );
590
591 void mthca_set_av_params(       struct mthca_dev *dev, struct mthca_ah *ah_p, struct ib_ah_attr *ah_attr );
592
593 int ib_uverbs_init(void);
594 void ib_uverbs_cleanup(void);
595 int mthca_ah_grh_present(struct mthca_ah *ah);
596
597
598 #endif /* MTHCA_DEV_H */