0a9984ed7710277515e62e2e48070dfe26f98142
[mirror/winof/.git] / hw / mthca / kernel / mthca_dev.h
1 /*
2  * Copyright (c) 2004, 2005 Topspin Communications.  All rights reserved.
3  * Copyright (c) 2005 Sun Microsystems, Inc. All rights reserved.
4  * Copyright (c) 2005 Cisco Systems.  All rights reserved.
5  * Copyright (c) 2005 Mellanox Technologies. All rights reserved.
6  * Copyright (c) 2004 Voltaire, Inc. All rights reserved.
7  *
8  * This software is available to you under a choice of one of two
9  * licenses.  You may choose to be licensed under the terms of the GNU
10  * General Public License (GPL) Version 2, available from the file
11  * COPYING in the main directory of this source tree, or the
12  * OpenIB.org BSD license below:
13  *
14  *     Redistribution and use in source and binary forms, with or
15  *     without modification, are permitted provided that the following
16  *     conditions are met:
17  *
18  *      - Redistributions of source code must retain the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer.
21  *
22  *      - Redistributions in binary form must reproduce the above
23  *        copyright notice, this list of conditions and the following
24  *        disclaimer in the documentation and/or other materials
25  *        provided with the distribution.
26  *
27  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
28  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
29  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
30  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
31  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
32  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
33  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
34  * SOFTWARE.
35  *
36  * $Id: mthca_dev.h 3047 2005-08-10 03:59:35Z roland $
37  */
38
39 #ifndef MTHCA_DEV_H
40 #define MTHCA_DEV_H
41
42 #include "hca_driver.h"
43 #include "mthca_log.h"
44 #include "mthca_provider.h"
45 #include "mthca_doorbell.h"
46
47 // must be synchronized with MTHCA.INF
48 #define DRV_NAME        "mthca"
49 #define PFX             DRV_NAME ": "
50 #define DRV_VERSION     "1.0.4"
51 #define DRV_RELDATE     "03/01/2006"
52
53 #define HZ              1000000 /* 1 sec in usecs */
54
55 enum {
56         MTHCA_FLAG_DDR_HIDDEN = 1 << 1,
57         MTHCA_FLAG_SRQ        = 1 << 2,
58         MTHCA_FLAG_MSI        = 1 << 3,
59         MTHCA_FLAG_MSI_X      = 1 << 4,
60         MTHCA_FLAG_NO_LAM     = 1 << 5,
61         MTHCA_FLAG_FMR        = 1 << 6,
62         MTHCA_FLAG_MEMFREE    = 1 << 7,
63         MTHCA_FLAG_PCIE       = 1 << 8
64 };
65
66 enum {
67         MTHCA_MAX_PORTS = 2
68 };
69
70 enum {
71         MTHCA_BOARD_ID_LEN = 64
72 };
73
74 enum {
75         MTHCA_EQ_CONTEXT_SIZE =  0x40,
76         MTHCA_CQ_CONTEXT_SIZE =  0x40,
77         MTHCA_QP_CONTEXT_SIZE = 0x200,
78         MTHCA_RDB_ENTRY_SIZE  =  0x20,
79         MTHCA_AV_SIZE         =  0x20,
80         MTHCA_MGM_ENTRY_SIZE  =  0x40,
81
82         /* Arbel FW gives us these, but we need them for Tavor */
83         MTHCA_MPT_ENTRY_SIZE  =  0x40,
84         MTHCA_MTT_SEG_SIZE    =  0x40,
85
86         MTHCA_QP_PER_MGM      = 4 * (MTHCA_MGM_ENTRY_SIZE / 16 - 2)
87 };
88
89 enum {
90         MTHCA_EQ_CMD,
91         MTHCA_EQ_ASYNC,
92         MTHCA_EQ_COMP,
93         MTHCA_NUM_EQ
94 };
95
96 enum mthca_wr_opcode{
97         MTHCA_OPCODE_NOP            = 0x00,
98         MTHCA_OPCODE_RDMA_WRITE     = 0x08,
99         MTHCA_OPCODE_RDMA_WRITE_IMM = 0x09,
100         MTHCA_OPCODE_SEND           = 0x0a,
101         MTHCA_OPCODE_SEND_IMM       = 0x0b,
102         MTHCA_OPCODE_RDMA_READ      = 0x10,
103         MTHCA_OPCODE_ATOMIC_CS      = 0x11,
104         MTHCA_OPCODE_ATOMIC_FA      = 0x12,
105         MTHCA_OPCODE_BIND_MW        = 0x18,
106         MTHCA_OPCODE_INVALID        = 0xff
107 };
108
109 struct mthca_cmd {
110         struct pci_pool          *pool;
111         int                       use_events;
112         KMUTEX            hcr_mutex;
113         KSEMAPHORE              poll_sem;
114         KSEMAPHORE        event_sem;
115         int                       max_cmds;
116         spinlock_t                context_lock;
117         int                       free_head;
118         struct mthca_cmd_context *context;
119         u16                       token_mask;
120 };
121
122 struct mthca_limits {
123         int      num_ports;
124         int      vl_cap;
125         int      mtu_cap;
126         int      gid_table_len;
127         int      pkey_table_len;
128         int      local_ca_ack_delay;
129         int      num_uars;
130         int      max_sg;
131         int      num_qps;
132         int      max_wqes;
133         int      max_desc_sz;
134         int      max_qp_init_rdma;
135         int      reserved_qps;
136         int      num_srqs;
137         int      reserved_srqs;
138         int      max_srq_wqes;
139         int      num_eecs;
140         int      reserved_eecs;
141         int      num_cqs;
142         int      max_cqes;
143         int      reserved_cqs;
144         int      num_eqs;
145         int      reserved_eqs;
146         int      num_mpts;
147         int      num_mtt_segs;
148         int      fmr_reserved_mtts;
149         int      reserved_mtts;
150         int      reserved_mrws;
151         int      reserved_uars;
152         int      num_mgms;
153         int      num_amgms;
154         int      reserved_mcgs;
155         int      num_pds;
156         int      reserved_pds;
157         u32     page_size_cap;
158         u32      flags;
159         u8      port_width_cap;
160 };
161
162 struct mthca_alloc {
163         u32            last;
164         u32            top;
165         u32            max;
166         u32            mask;
167         spinlock_t     lock;
168         unsigned long *table;
169 };
170
171 struct mthca_array {
172         struct {
173                 void    **page;
174                 int       used;
175         } *page_list;
176 };
177
178 struct mthca_uar_table {
179         struct mthca_alloc alloc;
180         u64                uarc_base;
181         int                uarc_size;
182 };
183
184 struct mthca_pd_table {
185         struct mthca_alloc alloc;
186 };
187
188 struct mthca_buddy {
189         unsigned long **bits;
190         int             max_order;
191         spinlock_t      lock;
192 };
193
194 struct mthca_mr_table {
195         struct mthca_alloc      mpt_alloc;
196         struct mthca_buddy      mtt_buddy;
197         struct mthca_buddy     *fmr_mtt_buddy;
198         u64                     mtt_base;
199         u64                     mpt_base;
200         struct mthca_icm_table *mtt_table;
201         struct mthca_icm_table *mpt_table;
202         struct {
203                 void __iomem   *mpt_base;
204                 SIZE_T mpt_base_size;
205                 void __iomem   *mtt_base;
206                 SIZE_T mtt_base_size;
207                 struct mthca_buddy mtt_buddy;
208         } tavor_fmr;
209 };
210
211 struct mthca_eq_table {
212         struct mthca_alloc alloc;
213         void __iomem      *clr_int;
214         u32                clr_mask;
215         u32                arm_mask;
216         struct mthca_eq    eq[MTHCA_NUM_EQ];
217         u64                icm_virt;
218         struct scatterlist sg;
219         int                have_irq;
220         u8                 inta_pin;
221         KLOCK_QUEUE_HANDLE  lockh;
222 };
223
224 struct mthca_cq_table {
225         struct mthca_alloc      alloc;
226         spinlock_t              lock;
227         struct mthca_array      cq;
228         struct mthca_icm_table *table;
229 };
230
231 struct mthca_srq_table {
232         struct mthca_alloc      alloc;
233         spinlock_t              lock;
234         struct mthca_array      srq;
235         struct mthca_icm_table *table;
236 };
237
238 struct mthca_qp_table {
239         struct mthca_alloc      alloc;
240         u32                     rdb_base;
241         int                     rdb_shift;
242         int                     sqp_start;
243         spinlock_t              lock;
244         struct mthca_array      qp;
245         struct mthca_icm_table *qp_table;
246         struct mthca_icm_table *eqp_table;
247         struct mthca_icm_table *rdb_table;
248 };
249
250 struct mthca_av_table {
251         struct pci_pool   *pool;
252         int                num_ddr_avs;
253         u64                ddr_av_base;
254         void __iomem      *av_map;
255         SIZE_T  av_map_size;
256         struct mthca_alloc alloc;
257 };
258
259 struct mthca_mcg_table {
260         KMUTEX          mutex;
261         struct mthca_alloc      alloc;
262         struct mthca_icm_table *table;
263 };
264
265 struct mthca_catas_err {
266         u64                     addr;
267         u32 __iomem            *map;
268         SIZE_T          map_size;
269         unsigned long           stop;
270         u32                     size;
271         KTIMER  timer;
272         KDPC  timer_dpc;
273         LARGE_INTEGER  interval;
274 };
275
276 struct mthca_dev {
277         struct ib_device  ib_dev;
278         hca_dev_ext_t *ext;
279
280         int              hca_type;
281         unsigned long    mthca_flags;
282         unsigned long    device_cap_flags;
283
284         u32              rev_id;
285         char             board_id[MTHCA_BOARD_ID_LEN];
286
287         /* firmware info */
288         u64              fw_ver;
289         union {
290                 struct {
291                         u64 fw_start;
292                         u64 fw_end;
293                 }        tavor;
294                 struct {
295                         u64 clr_int_base;
296                         u64 eq_arm_base;
297                         u64 eq_set_ci_base;
298                         struct mthca_icm *fw_icm;
299                         struct mthca_icm *aux_icm;
300                         u16 fw_pages;
301                 }        arbel;
302         }                fw;
303
304         u64              ddr_start;
305         u64              ddr_end;
306
307         MTHCA_DECLARE_DOORBELL_LOCK(doorbell_lock)
308         KMUTEX cap_mask_mutex;
309
310         u8 __iomem    *hcr;
311         SIZE_T          hcr_size;
312         u8 __iomem    *kar;
313         SIZE_T          kar_size;
314         u8 __iomem    *clr_base;
315         SIZE_T          clr_base_size;
316         union {
317                 struct {
318                         void __iomem *ecr_base;
319                         SIZE_T ecr_base_size;
320                 } tavor;
321                 struct {
322                         void __iomem *eq_arm;
323                         SIZE_T eq_arm_size;
324                         void __iomem *eq_set_ci_base;
325                         SIZE_T eq_set_ci_base_size;
326                 } arbel;
327         } eq_regs;
328
329         struct mthca_cmd    cmd;
330         struct mthca_limits limits;
331
332         struct mthca_uar_table uar_table;
333         struct mthca_pd_table  pd_table;
334         struct mthca_mr_table  mr_table;
335         struct mthca_eq_table  eq_table;
336         struct mthca_cq_table  cq_table;
337         struct mthca_srq_table srq_table;
338         struct mthca_qp_table  qp_table;
339         struct mthca_av_table  av_table;
340         struct mthca_mcg_table mcg_table;
341         struct mthca_catas_err catas_err;
342         struct mthca_uar       driver_uar;
343         struct mthca_db_table *db_tab;
344         struct mthca_pd        driver_pd;
345         struct mthca_mr        driver_mr;
346
347         struct ib_mad_agent  *send_agent[MTHCA_MAX_PORTS][2];
348         struct ib_ah         *sm_ah[MTHCA_MAX_PORTS];
349         spinlock_t            sm_lock;
350         u32     state;
351 };
352
353 // mthca_dev states
354 enum {
355         MTHCA_DEV_UNINITIALIZED,
356         MTHCA_DEV_INITIALIZED,
357         MTHCA_DEV_FAILED
358 };      
359
360 enum {
361         MTHCA_CQ_ENTRY_SIZE = 0x20
362 };
363
364                 
365
366 #define MTHCA_GET(dest, source, offset)                               \
367         {                                                          \
368                 void *__p = (char *) (source) + (offset);             \
369                 void *__q = &(dest);            \
370                 switch (sizeof (dest)) {                              \
371                         case 1: *(u8 *)__q = *(u8 *) __p;       break;    \
372                         case 2: *(u16 *)__q = (u16)cl_ntoh16(*(u16 *)__p); break;    \
373                         case 4: *(u32 *)__q = (u32)cl_ntoh32(*(u32 *)__p); break;    \
374                         case 8: *(u64 *)__q = (u64)cl_ntoh64(*(u64 *)__p); break;    \
375                         default: ASSERT(0);          \
376                 }                                                     \
377         } 
378
379
380 #define MTHCA_PUT(dest, source, offset)                               \
381         {                                                          \
382                 void *__d = ((char *) (dest) + (offset));             \
383                 switch (sizeof(source)) {                             \
384                 case 1: *(u8 *) __d = (u8)(source);                break; \
385                 case 2: *(__be16 *) __d = cl_hton16((u16)source); break; \
386                 case 4: *(__be32 *) __d = cl_hton32((u32)source); break; \
387                 case 8: *(__be64 *) __d = cl_hton64((u64)source); break; \
388                 default: ASSERT(0);          \
389                 }                                                     \
390         } 
391
392 NTSTATUS mthca_reset(struct mthca_dev *mdev);
393
394 u32 mthca_alloc(struct mthca_alloc *alloc);
395 void mthca_free(struct mthca_alloc *alloc, u32 obj);
396 int mthca_alloc_init(struct mthca_alloc *alloc, u32 num, u32 mask,
397                      u32 reserved);
398 void mthca_alloc_cleanup(struct mthca_alloc *alloc);
399 void *mthca_array_get(struct mthca_array *array, int index);
400 int mthca_array_set(struct mthca_array *array, int index, void *value);
401 void mthca_array_clear(struct mthca_array *array, int index);
402 int mthca_array_init(struct mthca_array *array, int nent);
403 void mthca_array_cleanup(struct mthca_array *array, int nent);
404 int mthca_buf_alloc(struct mthca_dev *dev, int size, int max_direct,
405                     union mthca_buf *buf, int *is_direct, struct mthca_pd *pd,
406                     int hca_write, struct mthca_mr *mr);
407 void mthca_buf_free(struct mthca_dev *dev, int size, union mthca_buf *buf,
408                     int is_direct, struct mthca_mr *mr);
409
410 int mthca_init_uar_table(struct mthca_dev *dev);
411 int mthca_init_pd_table(struct mthca_dev *dev);
412 int mthca_init_mr_table(struct mthca_dev *dev);
413 int mthca_init_eq_table(struct mthca_dev *dev);
414 int mthca_init_cq_table(struct mthca_dev *dev);
415 int mthca_init_srq_table(struct mthca_dev *dev);
416 int mthca_init_qp_table(struct mthca_dev *dev);
417 int mthca_init_av_table(struct mthca_dev *dev);
418 int mthca_init_mcg_table(struct mthca_dev *dev);
419
420 void mthca_cleanup_uar_table(struct mthca_dev *dev);
421 void mthca_cleanup_pd_table(struct mthca_dev *dev);
422 void mthca_cleanup_mr_table(struct mthca_dev *dev);
423 void mthca_cleanup_eq_table(struct mthca_dev *dev);
424 void mthca_cleanup_cq_table(struct mthca_dev *dev);
425 void mthca_cleanup_srq_table(struct mthca_dev *dev);
426 void mthca_cleanup_qp_table(struct mthca_dev *dev);
427 void mthca_cleanup_av_table(struct mthca_dev *dev);
428 void mthca_cleanup_mcg_table(struct mthca_dev *dev);
429
430 int mthca_register_device(struct mthca_dev *dev);
431 void mthca_unregister_device(struct mthca_dev *dev);
432
433 void mthca_start_catas_poll(struct mthca_dev *dev);
434 void mthca_stop_catas_poll(struct mthca_dev *dev);
435
436 int mthca_uar_alloc(struct mthca_dev *dev, struct mthca_uar *uar);
437 void mthca_uar_free(struct mthca_dev *dev, struct mthca_uar *uar);
438
439 int mthca_pd_alloc(struct mthca_dev *dev, int privileged, struct mthca_pd *pd);
440 void mthca_pd_free(struct mthca_dev *dev, struct mthca_pd *pd);
441
442 struct mthca_mtt *mthca_alloc_mtt(struct mthca_dev *dev, int size);
443 void mthca_free_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt);
444 int mthca_write_mtt(struct mthca_dev *dev, struct mthca_mtt *mtt,
445                     int start_index, u64 *buffer_list, int list_len);
446 int mthca_mr_alloc(struct mthca_dev *dev, u32 pd, int buffer_size_shift,
447                    u64 iova, u64 total_size, mthca_mpt_access_t access, struct mthca_mr *mr);
448 int mthca_mr_alloc_notrans(struct mthca_dev *dev, u32 pd,
449                            mthca_mpt_access_t access, struct mthca_mr *mr);
450 int mthca_mr_alloc_phys(struct mthca_dev *dev, u32 pd,
451                         u64 *buffer_list, int buffer_size_shift,
452                         int list_len, u64 iova, u64 total_size,
453                         mthca_mpt_access_t access, struct mthca_mr *mr);
454 void mthca_free_mr(struct mthca_dev *dev,  struct mthca_mr *mr);
455
456 int mthca_fmr_alloc(struct mthca_dev *dev, u32 pd,
457                     mthca_mpt_access_t access, struct mthca_fmr *fmr);
458 int mthca_tavor_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
459                              int list_len, u64 iova);
460 void mthca_tavor_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
461 int mthca_arbel_map_phys_fmr(struct ib_fmr *ibfmr, u64 *page_list,
462                              int list_len, u64 iova);
463 void mthca_arbel_fmr_unmap(struct mthca_dev *dev, struct mthca_fmr *fmr);
464 int mthca_free_fmr(struct mthca_dev *dev,  struct mthca_fmr *fmr);
465
466 int mthca_map_eq_icm(struct mthca_dev *dev, u64 icm_virt);
467 void mthca_unmap_eq_icm(struct mthca_dev *dev);
468
469 int mthca_poll_cq(struct ib_cq *ibcq, int num_entries,
470                   struct _ib_wc *entry);
471 int mthca_tavor_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
472 int mthca_arbel_arm_cq(struct ib_cq *cq, enum ib_cq_notify notify);
473 int mthca_init_cq(struct mthca_dev *dev, int nent,
474                   struct mthca_ucontext *ctx, u32 pdn,
475                   struct mthca_cq *cq);
476 void mthca_free_cq(struct mthca_dev *dev,
477                    struct mthca_cq *cq);
478 void mthca_cq_completion(struct mthca_dev *dev, u32 cqn);
479 void mthca_cq_event(struct mthca_dev *dev, u32 cqn,
480         enum ib_event_type event_type);
481 void mthca_cq_clean(struct mthca_dev *dev, u32 cqn, u32 qpn,
482             struct mthca_srq *srq);
483
484 int mthca_alloc_srq(struct mthca_dev *dev, struct mthca_pd *pd,
485                     struct ib_srq_attr *attr, struct mthca_srq *srq);
486 void mthca_free_srq(struct mthca_dev *dev, struct mthca_srq *srq);
487 int mthca_modify_srq(struct ib_srq *ibsrq, struct ib_srq_attr *attr,
488         enum ib_srq_attr_mask attr_mask);
489 void mthca_srq_event(struct mthca_dev *dev, u32 srqn,
490                      enum ib_event_type event_type);
491 void mthca_free_srq_wqe(struct mthca_srq *srq, u32 wqe_addr);
492 int mthca_tavor_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
493                               struct _ib_recv_wr **bad_wr);
494 int mthca_arbel_post_srq_recv(struct ib_srq *srq, struct _ib_recv_wr *wr,
495                               struct _ib_recv_wr **bad_wr);
496
497 void mthca_qp_event(struct mthca_dev *dev, u32 qpn,
498                     enum ib_event_type event_type);
499 int mthca_modify_qp(struct ib_qp *ibqp, struct ib_qp_attr *attr, int attr_mask);
500 int mthca_tavor_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
501                           struct _ib_send_wr **bad_wr);
502 int mthca_tavor_post_receive(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
503                              struct _ib_recv_wr **bad_wr);
504 int mthca_arbel_post_send(struct ib_qp *ibqp, struct _ib_send_wr *wr,
505                           struct _ib_send_wr **bad_wr);
506 int mthca_arbel_post_receive(struct ib_qp *ibqp, struct _ib_recv_wr *wr,
507                              struct _ib_recv_wr **bad_wr);
508 void mthca_free_err_wqe(struct mthca_dev *dev, struct mthca_qp *qp, int is_send,
509                        int index, int *dbd, __be32 *new_wqe);
510 int mthca_alloc_qp(struct mthca_dev *dev,
511                    struct mthca_pd *pd,
512                    struct mthca_cq *send_cq,
513                    struct mthca_cq *recv_cq,
514                    enum ib_qp_type_t type,
515                    enum ib_sig_type send_policy,
516                    struct ib_qp_cap *cap,
517                    struct mthca_qp *qp);
518 int mthca_alloc_sqp(struct mthca_dev *dev,
519                     struct mthca_pd *pd,
520                     struct mthca_cq *send_cq,
521                     struct mthca_cq *recv_cq,
522                     enum ib_sig_type send_policy,
523                     struct ib_qp_cap *cap,
524                     int qpn,
525                     int port,
526                     struct mthca_sqp *sqp);
527 void mthca_free_qp(struct mthca_dev *dev, struct mthca_qp *qp);
528 int mthca_create_ah(struct mthca_dev *dev,
529                     struct mthca_pd *pd,
530                     struct ib_ah_attr *ah_attr,
531                     struct mthca_ah *ah);
532 int mthca_destroy_ah(struct mthca_dev *dev, struct mthca_ah *ah);
533 int mthca_read_ah(struct mthca_dev *dev, struct mthca_ah *ah,
534                   struct ib_ud_header *header);
535
536 int mthca_multicast_attach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
537 int mthca_multicast_detach(struct ib_qp *ibqp, union ib_gid *gid, u16 lid);
538
539 int mthca_process_mad(struct ib_device *ibdev,
540                       int mad_flags,
541                       u8 port_num,
542                       struct _ib_wc *in_wc,
543                       struct ib_grh *in_grh,
544                       struct ib_mad *in_mad,
545                       struct ib_mad *out_mad);
546
547 static inline struct mthca_dev *to_mdev(struct ib_device *ibdev)
548 {
549         return container_of(ibdev, struct mthca_dev, ib_dev);
550 }
551
552 static inline int mthca_is_memfree(struct mthca_dev *dev)
553 {
554         return dev->mthca_flags & MTHCA_FLAG_MEMFREE;
555 }
556
557 void mthca_get_av_params(       struct mthca_ah *ah_p, u8 *port_num, __be16 *dlid, u8 *sr, u8 *path_bits );
558
559 void mthca_set_av_params(       struct mthca_dev *dev, struct mthca_ah *ah_p, struct ib_ah_attr *ah_attr );
560
561 int ib_uverbs_init(void);
562 void ib_uverbs_cleanup(void);
563 int mthca_ah_grh_present(struct mthca_ah *ah);
564
565
566
567
568
569 VOID
570 WriteEventLogEntry(
571         PVOID   pi_pIoObject,
572         ULONG   pi_ErrorCode,
573         ULONG   pi_UniqueErrorCode,
574         ULONG   pi_FinalStatus,
575         ULONG   pi_nDataItems,
576         ...
577         );
578
579 VOID
580 WriteEventLogEntryStr(
581         PVOID   pi_pIoObject,
582         ULONG   pi_ErrorCode,
583         ULONG   pi_UniqueErrorCode,
584         ULONG   pi_FinalStatus,
585         PWCHAR pi_InsertionStr,
586         ULONG   pi_nDataItems,
587         ...
588         );
589
590 #endif /* MTHCA_DEV_H */